CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载

资源列表

« 1 2 ... .08 .09 .10 .11 .12 1513.14 .15 .16 .17 .18 ... 199244 »
  1. IMAGE

    0下载:
  2. a program to call bmp images (upto 100*100)
  3. 所属分类:Picture Viewer

    • 发布日期:2017-04-12
    • 文件大小:592byte
    • 提供者:brijesh bhatia
  1. 20x4

    0下载:
  2. Interfacing of 20x4 LCD with Microcontroller
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-11
    • 文件大小:592byte
    • 提供者:Chaitanya
  1. RS485

    0下载:
  2. 一个简单的可实现单片机485主从通信的程序-one simple master-slave RS485 communition procedure
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-31
    • 文件大小:592byte
    • 提供者:alex
  1. spi-c

    0下载:
  2. 这种SPI程序用51单片机的I/O口线很好模拟的,仔细看芯片的文档,下面这个是用在NRF905的-failed to translate
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-05
    • 文件大小:592byte
    • 提供者:常航
  1. MSP430F261_adc12

    0下载:
  2. msp430F2616 code for ADC12
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-10
    • 文件大小:592byte
    • 提供者:chaudhary
  1. liushuideng

    0下载:
  2. 用C51实现流水灯效果,首先闪烁3次,然后进入流水灯(按键实现正序和逆序的改变)-Effect of light water with C51, the first flashes 3 times, and then into the water lights (the key to achieve positive sequence and reverse the change)
  3. 所属分类:Other Embeded program

    • 发布日期:2017-11-30
    • 文件大小:592byte
    • 提供者:chenyan
  1. simple_test

    0下载:
  2. This a vhdl code for colour converter fpga code for testing shape_gen code-This is a vhdl code for colour converter fpga code for testing shape_gen code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-04
    • 文件大小:592byte
    • 提供者:usha
  1. INT0

    0下载:
  2. AVR Atmega16 ICC INT0中断源代码-The AVR Atmega16 ICC INT0 interrupt source code
  3. 所属分类:Other Embeded program

    • 发布日期:2017-12-10
    • 文件大小:592byte
    • 提供者:Henry
  1. centroid_match

    0下载:
  2. 在医学图像配准中,预处理图像有时需要将两幅图像的重心对准,这就是一个图像重心对准程序Function Developed by Fahd A. Abbasi.-It is a function to match the centroid of two imagesFunction Developed by Fahd A. Abbasi.
  3. 所属分类:2D Graphic

    • 发布日期:2017-11-20
    • 文件大小:592byte
    • 提供者:刘干
  1. cfq8

    0下载:
  2. 基于Quartus仿真软件verilog语言的八位二进制乘法器,用于八位二进制乘法运算。-Based on Quartus simulation software of eight binary multiplier, verilog language used in eight binary multiplication.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:592byte
    • 提供者:刘杨
  1. jkff_behav.v

    0下载:
  2. This is JK-FF in Behavioural Style.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:592byte
    • 提供者:Gourav Agarwal
  1. handshake

    0下载:
  2. Handshake module detection
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:592byte
    • 提供者:Sean
« 1 2 ... .08 .09 .10 .11 .12 1513.14 .15 .16 .17 .18 ... 199244 »
搜珍网 www.dssz.com