资源列表
7.3模块
- 易语言7.3模块,此模块为逆战辅助专用模块。更多的请自行查看与分解(Easy language 7.3 module, this module is anti war auxiliary special module. More please check and decompose)
idea使用教程2017-06-01
- idea基本使用说明,常用的idea操作和快捷键(the instruction of idea tool)
三分之一倍频
- 振动工程中振动级计算,试用于matlab计算。还有滤波程序。(The vibration stage calculation in vibration engineering is applied to Matlab calculation.)
ortp.tar
- 一个遵循rtp协议的库,用C语言编写。实时传输协议RTP(Real-time Transport Protocol)是一个网络传输协议(A library that follows the RTP protocol and is written in C language. Real time transport protocol RTP (Real-time Transport Protocol) is a network transport protocol)
vue-sell-master
- Javascr ipt 中文的东西。vue master(Javascr ipt vue vue mvvm)
DigitalFrequencyMeter
- 里面有关FPGA的知识,对于初学者非常适合,我就是靠这个入门的(produce iic crospenratiion)
middleware-master
- middle ware is the project implemented for distributed api
RedBlackTree
- 自己使用C++实现的一个简单的红黑树,可用codeblocks直接打开(Own simple red black tree)
规范反应谱
- 规范反应谱的计算并绘制对比相关图形,简单易用,欢迎检验。(guifanfanyingpujisuanhetuxinghuizhi)
STC8-STUDY-BOARD-V5.C
- 主控芯片使用 STC8F系列的单片机。 说明: STC大学计划实验箱 5.C 原理图SW19是下载断电按钮, 下载时按一下再释放就可以冷启动.供电方式: 从USB取5V电, 布PCB时MCU的电源退耦电容C1和C2要尽量用粗短的线与MCU连(The main control chip using STC8F series microcontroller. Descr iption: STC university program experimental box 5.C princip
color_bar
- 使用verilog编写的模块,输出1080p彩条测试视频,输入时钟频率可以为74.25M或者148.5M(The use of Verilog module, 1080p color video output test, input clock frequency is 74.25M or 148.5M)
edge_direction_histogram
- 用于提取图像中的边缘方向直方图,可用于进一步提取图像中对象的形状特征(A way of getting the edge direction histogram of image in matlab)
