资源列表
div_2m_to_2
- 将2MHz信号分频成2Hz信号的分频器,多用于指示灯的显示,实际使用过。-2MHz to 2Hz divider
mux2_1
- 2选1数据选择器,用于数据的切换,vhdl编写,实际使用过-mux2 to 1
VI2C_C51
- I2C模拟程序-wu
proteus
- proteus入门教程-wu
jiAOTONGDENG
- 本实验主要模拟位于十字路口的交通灯,十字路口的交通灯分为横向和纵向两 个方向,每个方向上面的交通灯有红灯亮,黄灯亮,绿灯亮三种状态。它们之间状 态的关系如上面的表格所示。 上面各个状态是连续循环变化的,可以由状态机来实现,每两个状态之间的间 隔要在10 秒左右(实验板上面的时钟频率是50MHz)。 交通灯的三种状态用实验板上的三个LED 灯表示,两个方向一共要使用六个 LED。 -Simulation of this experiment is located at
123456
- 单片机变频调速控制电动机,能实现按键和红外调速,有光电二极管指示-Single-chip VVVF motor control, to achieve speed control button and infrared, there are instructions photodiode
ModelSim
- MODELSIM软件使用方法 绝对可以看了就弄懂的-MODELSIM software can use to understand the reading
MCU
- 本程序包包含了基于89S52单片机从IO操作到串口,AD/DA转换,再到IIC总线等的全部源代码。-This package contains 89S52-based single-chip IO operation from the serial port, AD/DA conversion, and then all the IIC bus, such as source code.
clk
- Quartus II工程压缩文件,是一个典型的基于FPGA的数字钟工程项目,有50MHz分频、计数、译码等模块。-Quartus II project files, is a typical FPGA-based digital clock project, there are sub-50MHz frequency, counting, decoding modules.
uC_OSII
- uCOS-II源代码,此代码已经成功移植到44B0 CPU,我已经应用在实际项目,代码实现了中断嵌套,对于小型系统中需要跑操作系统,此代码是个不错的选择。-uCOS-II source code, the code has been successfully transplanted to 44B0 CPU, I have used in the actual project, the code to achieve the disruption of nesting, for small sy
CLK_V
- Quartus II工程压缩文件,是一个典型的基于FPGA的数字钟工程项目,有50MHz分频、计数、译码等模块。采用Verilog语言编写。-Quartus II project files, is a typical FPGA-based digital clock project, there are sub-50MHz frequency, counting, decoding modules. The use of Verilog language.
Spider
- 俄罗斯方块游戏 很经典的一种~!值得学习~!思路明白清晰~!-Tetris game is a classic ~! Worth learning ~! Ideas clearly understand ~!
