资源列表
quartus4节拍脉冲发生器
- 利用d触发器实现单周期的4节拍脉冲发生器
双电梯控制器
- 使用verilog实现的双电梯控制器,1-9层,仿真通过(a bi-elevator controller written in VerilgHDL, which has floor1-9, simulation passed)
数字跑表
- 该跑表具有启动、复位、暂停、暂停后继续计时等功能 能显示的秒计数时间精确到小数点后第二位,即能显示**.**s
VHDL电子钟
- VHDL电子钟设计,有基本功能和闹钟,请使用quartus设计,模块化原件可以用原理图编程
矩阵键盘检测电路
- 基于FPGA实现矩阵键盘输入键值的检测、防抖、移位和显示等功能。
BR262降噪芯片寄存器设置
- 针对BR262器件的寄存器控制,可设置增益大小,数字接口,模拟接口输出等功能
vhdl实现异步fifo
- 使用vhdl实现异步fifo功能,不占用ram资源,仅占用少量LE资源,且读写计数进行了格雷码转换,使用安全
FLASH_model
- 模拟flash读写等时序,学习如何操作该芯片,芯片是n25q系列,欢迎大家下载学习
译码器5-18
- 用veriloghdl设计的5-18译码器,可用于流水灯的设计
10101011110序列检测
- 1.画出检测序列1010101110的状态转换图,并且使用veriogHDL写出相应程序
vhdl流水灯
- quartus编写的vhdl流水灯程序,包括六种模式循环播放
sobel算法verilog实现
- 使用sobel算法完成了在FPGA平台上对图像的边缘化处理,并且可以将边缘处理的结果通过引脚输出,通过vga接口显示在电脑显示器上。
