资源列表
ADSP-TS201S
- ADSP TS20XS系列DSP原理与应用技术-ADSP TS20XS
at91sam7x256
- 这是 ATMEL 一款 arm7,上传的一些简单的 开发代码-Basic debugging arm7
easyarm1138-waterlights
- 使用keil平台开发的easyarm1138程序,利用系统计时器中断制作流水灯-Easyarm1138 use keil platform development program, making use of the system timer interrupt water lights
AT91RM9200-BasicSPIKeyboard-ARM1_2-2_0
- AT91RM9200驱动13 -AT91RM9200驱动13AT91RM9200驱动13
a_block_with_several_functions_with_Verilog_HDL.ra
- Verilog是广泛应用的硬件描述语言,可以用在硬件设计流程的建模、综合和模拟等多个阶段。随着硬件设计规模的不断扩大,应用硬件描述语言进行描述的CPLD结构,成为设计专用集成电路和其他集成电路的主流。通过应用Verilog HDL对多功能电子钟的设计,达到对Verilog HDL的理解,同时对CPLD器件进行简要了解。 本文的研究内容包括: 对Altera公司Flex 10K系列的EPF10K 10简要介绍,Altera公司软件Max+plusⅡ简要介绍和应用Verilog HDL对多功能
writeandreadSRAM
- 最近操作了诸如UT62256,GM76C256,IS61LV5128 等SRAM 芯片,基本上他们 的时序操作大同小异,在这里总结一些它们共性的东西,也提一些简单的快速操 作SRAM 的技巧。-Recent operations such as UT62256, GM76C256, IS61LV5128 other SRAM chips, the timing of their operation is basically similar, and here summarize some
AT91RM9200-BasicBoot-ARM1_2-2_0
- AT91RM9200驱动2 -AT91RM9200驱动2AT91RM9200驱动2
OpenGUI-4.3.3
- 嵌入式GUI开发平台,方便实用,短小精悍,分享之
cpld_now
- 多周期同步法测频程序,晶振为40MHz,测量15-30K之间的频率,100Hz的输出频率,-Multi-cycle synchronization method of frequency measurement procedures, crystal 40MHz measurement frequency between 15-30K, the output frequency of 100 Hz,
clock
- Clock full source with PCB
lcd_verilog
- varilog code for LCD based
DS18B20
- DS18B20,1602显示时间,温度,有详细的注释,有仿真图-DS18B20, 1602 display the time, temperature, have detailed notes, a simulation diagram
