资源列表
State-machine-design-techniques
- 状态机设计-英文-如何编写状态机-case-State machine design techniques for Verilog and VHDL
yuandongkz
- 案例 例1_单轴运动 例2_回原点运动 例3_直线插补例4_两轴圆弧插补例5_连续插补例6_手轮运动(VC)例7_通用专用输入输出
OV7670_VGA---gray
- 灰度显示VGA图像,基于verilog语言编写,黑金开发板-Grayscale display VGA image, based on verilog language, black gold development board
OV7670_VGA---gray---binary
- 二值显示VGA图像,基于verilog语言编写,黑金开发板-VGA display binary image, based on verilog written language, black gold development board
NIOS_HELLO---uart
- NIOS实现uart传输,基于verilog语言编写,黑金开发板-NIOS achieve uart transmission, write verilog language-based, black gold development board
Verilog2
- 在这次程序中只在ROM中存储了一些随机的数,因此显示出来是一些小方格,如果ROM做的更大,完全可以存储一幅图像,显示在LCD中。 不过由于由于用ROM做为显存,每次只能显示一幅静态的图像,而且没有加入字符库,不能显示字符,在下次的文章中,我将使用双口RAM,加上Nios II处理器,这样可以方便的显示各种字符。-My study term ,wish you like
sofaaelf2jic
- sof文件和elf文件合成生成jic文件-sof and elf convert to jic
pci9054
- verilog语言实现PCI9054控制-Verilog pci9054
VGA1
- 这是我自己的一个流水灯的设计编程 在ise10.1环境下做的Verilog编程 用Spartan3E basys2开发板可以实现八个led灯的循环 有一个复位rst 设计关键是分频器的设计 这里运用的是d触发器实现50MHz的50M分频-This is my own design of a light water program in ise10.1 do Verilog programming environment with Spartan3E basys2 development bo
FPGA_51
- 51+FPGA架构的通讯口扩展,用verilog语言编写,扩展了I2C,SPI,RS232。-51+ FPGA architectures communication port expansion, with verilog language, extends the I2C, SPI, RS232.
sha1-progect
- Xilinx XC2VP20 FPGAs. The complete SHA-1 chip Verilog source
md5-project
- The complete MD5 chip Verilog source
