- NOKIAS60SDK2 是基于java平台的
- VCcalculator 基于VC的面板的计算器
- pll2nd A typical example of using the dSPACE system for electrical drives simulations is described in [9] and for wind energy conversion systems (WECS) in [10]. However
- chap1-1 基于VC++6.0的图形图像处理教学程序代码
- DBT 雷达信号处理的多波束形成算法toolbox
- C++Primer习题集 c++ primer习题 pdf格式 配套c++primer(c++ primer exercises pdf c++primer)
文件名称:IIR
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:792byte
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
环路滤波器的FPGA实现,使用VERILOG语言,ISE13.2编译环境-The loop filter FPGA realizing, use VERILOG language, ISE13.2 compile environment
(系统自动生成,下载前可以参看下载内容)
下载文件列表
IIR.v
1999-2046 搜珍网 All Rights Reserved.
本站作为网络服务提供者,仅为网络服务对象提供信息存储空间,仅对用户上载内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
