文件名称:RISC_cpu
-
所属分类:
- 标签属性:
- 上传时间:2016-07-19
-
文件大小:4.36mb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
一款8位的RISC-cpu 源码可在modelsim仿真出波形-An 8-bit RISC-cpu source code in modelsim simulation waveforms
(系统自动生成,下载前可以参看下载内容)
下载文件列表
RISC_cpu/accum.v
RISC_cpu/addr_decode.v
RISC_cpu/addr_decode.v.bak
RISC_cpu/adr.v
RISC_cpu/alu.v
RISC_cpu/clk_gen.v
RISC_cpu/counter.v
RISC_cpu/cpu.cr.mti
RISC_cpu/cpu.v
RISC_cpu/cpu.v.bak
RISC_cpu/cpu.vt
RISC_cpu/cpu.vt.bak
RISC_cpu/datactl.v
RISC_cpu/db/logic_util_heursitic.dat
RISC_cpu/db/prev_cmp_risc_cpu.qmsg
RISC_cpu/db/risc_cpu.(0).cnf.cdb
RISC_cpu/db/risc_cpu.(0).cnf.hdb
RISC_cpu/db/risc_cpu.(1).cnf.cdb
RISC_cpu/db/risc_cpu.(1).cnf.hdb
RISC_cpu/db/risc_cpu.(10).cnf.cdb
RISC_cpu/db/risc_cpu.(10).cnf.hdb
RISC_cpu/db/risc_cpu.(2).cnf.cdb
RISC_cpu/db/risc_cpu.(2).cnf.hdb
RISC_cpu/db/risc_cpu.(3).cnf.cdb
RISC_cpu/db/risc_cpu.(3).cnf.hdb
RISC_cpu/db/risc_cpu.(4).cnf.cdb
RISC_cpu/db/risc_cpu.(4).cnf.hdb
RISC_cpu/db/risc_cpu.(5).cnf.cdb
RISC_cpu/db/risc_cpu.(5).cnf.hdb
RISC_cpu/db/risc_cpu.(6).cnf.cdb
RISC_cpu/db/risc_cpu.(6).cnf.hdb
RISC_cpu/db/risc_cpu.(7).cnf.cdb
RISC_cpu/db/risc_cpu.(7).cnf.hdb
RISC_cpu/db/risc_cpu.(8).cnf.cdb
RISC_cpu/db/risc_cpu.(8).cnf.hdb
RISC_cpu/db/risc_cpu.(9).cnf.cdb
RISC_cpu/db/risc_cpu.(9).cnf.hdb
RISC_cpu/db/risc_cpu.amm.cdb
RISC_cpu/db/risc_cpu.asm.qmsg
RISC_cpu/db/risc_cpu.asm.rdb
RISC_cpu/db/risc_cpu.asm_labs.ddb
RISC_cpu/db/risc_cpu.cbx.xml
RISC_cpu/db/risc_cpu.cmp.bpm
RISC_cpu/db/risc_cpu.cmp.cdb
RISC_cpu/db/risc_cpu.cmp.hdb
RISC_cpu/db/risc_cpu.cmp.kpt
RISC_cpu/db/risc_cpu.cmp.logdb
RISC_cpu/db/risc_cpu.cmp.rdb
RISC_cpu/db/risc_cpu.cmp_merge.kpt
RISC_cpu/db/risc_cpu.db_info
RISC_cpu/db/risc_cpu.eda.qmsg
RISC_cpu/db/risc_cpu.fit.qmsg
RISC_cpu/db/risc_cpu.hier_info
RISC_cpu/db/risc_cpu.hif
RISC_cpu/db/risc_cpu.idb.cdb
RISC_cpu/db/risc_cpu.lpc.html
RISC_cpu/db/risc_cpu.lpc.rdb
RISC_cpu/db/risc_cpu.lpc.txt
RISC_cpu/db/risc_cpu.map.bpm
RISC_cpu/db/risc_cpu.map.cdb
RISC_cpu/db/risc_cpu.map.hdb
RISC_cpu/db/risc_cpu.map.kpt
RISC_cpu/db/risc_cpu.map.logdb
RISC_cpu/db/risc_cpu.map.qmsg
RISC_cpu/db/risc_cpu.map_bb.cdb
RISC_cpu/db/risc_cpu.map_bb.hdb
RISC_cpu/db/risc_cpu.map_bb.logdb
RISC_cpu/db/risc_cpu.pre_map.cdb
RISC_cpu/db/risc_cpu.pre_map.hdb
RISC_cpu/db/risc_cpu.rpp.qmsg
RISC_cpu/db/risc_cpu.rtlv.hdb
RISC_cpu/db/risc_cpu.rtlv_sg.cdb
RISC_cpu/db/risc_cpu.rtlv_sg_swap.cdb
RISC_cpu/db/risc_cpu.sgate.rvd
RISC_cpu/db/risc_cpu.sgate_sm.rvd
RISC_cpu/db/risc_cpu.sgdiff.cdb
RISC_cpu/db/risc_cpu.sgdiff.hdb
RISC_cpu/db/risc_cpu.sld_design_entry.sci
RISC_cpu/db/risc_cpu.sld_design_entry_dsc.sci
RISC_cpu/db/risc_cpu.smart_action.txt
RISC_cpu/db/risc_cpu.sta.qmsg
RISC_cpu/db/risc_cpu.sta.rdb
RISC_cpu/db/risc_cpu.sta_cmp.6_slow_1200mv_85c.tdb
RISC_cpu/db/risc_cpu.stingray_io_sim_cache.99um_ff_1200mv_0c_fast.hsd
RISC_cpu/db/risc_cpu.stingray_io_sim_cache.99um_tt_1200mv_0c_slow.hsd
RISC_cpu/db/risc_cpu.stingray_io_sim_cache.99um_tt_1200mv_85c_slow.hsd
RISC_cpu/db/risc_cpu.syn_hier_info
RISC_cpu/db/risc_cpu.tiscmp.fast_1200mv_0c.ddb
RISC_cpu/db/risc_cpu.tiscmp.slow_1200mv_0c.ddb
RISC_cpu/db/risc_cpu.tiscmp.slow_1200mv_85c.ddb
RISC_cpu/db/risc_cpu.tis_db_list.ddb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.db_info
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.cdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.dfp
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.hdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.kpt
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.logdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.rcfdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.cdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.dpi
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.cdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.hb_info
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.hdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.sig
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.kpt
RISC_cpu/incremental_db/README
RISC_cpu/machine.v
RISC_cpu/machinectl.v
RISC_cpu/modelsim.ini
RISC_cpu/msim_transcript
RISC_cpu/ram.v
RISC_cpu/register.v
RISC_cpu/risc_cpu.asm.rpt
RISC_cpu/risc_cpu.done
RISC_cpu/risc_cpu.eda.rpt
RISC_cpu/risc_cpu.fit.rpt
RISC_cpu/risc_cpu.fit.smsg
RISC_cpu/risc_cpu.fit.summary
RISC_cpu/risc_cpu.flow.rpt
RISC_cpu/risc_cpu.map.rpt
RISC_cpu/risc_cpu.map.smsg
RISC_cpu/risc_cpu.map.summary
RISC_cpu/risc_cpu.pin
RISC_cpu/risc_cpu.qpf
RISC_cpu/risc_cpu.qsf
RISC_cpu/risc_cpu.sft
RISC_cpu/risc_cpu.sof
RISC_cpu/risc_cpu.sta.rpt
RISC_cpu/risc_cpu.sta.summary
RISC_cpu/risc_cpu.vo
RISC_cpu/risc_cpu_6_1200mv_0c_slow.vo
RISC_cpu/risc_cpu_6_1200mv_0c_v_slow.sdo
RISC_cpu/risc_cpu_6_1200mv_85c_slow.vo
RISC_cpu/risc_cpu_6_1200mv_85c_v_slow.sdo
RISC_cpu/risc_cpu_min_1200mv_0c_fast.vo
RISC_cpu/risc_cpu_min_1200mv_0c_v_fast.sdo
RISC_cpu/risc_cpu_modelsim.xrf
RISC_cpu/risc_cpu_nativelink_simulation.rpt
RISC_cpu/risc_cpu_run_msim_rtl_verilog.do
RISC_cpu/risc_cpu_run_msim_rtl_verilog.do.bak
RISC_cpu/risc_cpu_v.sd
RISC_cpu/addr_decode.v
RISC_cpu/addr_decode.v.bak
RISC_cpu/adr.v
RISC_cpu/alu.v
RISC_cpu/clk_gen.v
RISC_cpu/counter.v
RISC_cpu/cpu.cr.mti
RISC_cpu/cpu.v
RISC_cpu/cpu.v.bak
RISC_cpu/cpu.vt
RISC_cpu/cpu.vt.bak
RISC_cpu/datactl.v
RISC_cpu/db/logic_util_heursitic.dat
RISC_cpu/db/prev_cmp_risc_cpu.qmsg
RISC_cpu/db/risc_cpu.(0).cnf.cdb
RISC_cpu/db/risc_cpu.(0).cnf.hdb
RISC_cpu/db/risc_cpu.(1).cnf.cdb
RISC_cpu/db/risc_cpu.(1).cnf.hdb
RISC_cpu/db/risc_cpu.(10).cnf.cdb
RISC_cpu/db/risc_cpu.(10).cnf.hdb
RISC_cpu/db/risc_cpu.(2).cnf.cdb
RISC_cpu/db/risc_cpu.(2).cnf.hdb
RISC_cpu/db/risc_cpu.(3).cnf.cdb
RISC_cpu/db/risc_cpu.(3).cnf.hdb
RISC_cpu/db/risc_cpu.(4).cnf.cdb
RISC_cpu/db/risc_cpu.(4).cnf.hdb
RISC_cpu/db/risc_cpu.(5).cnf.cdb
RISC_cpu/db/risc_cpu.(5).cnf.hdb
RISC_cpu/db/risc_cpu.(6).cnf.cdb
RISC_cpu/db/risc_cpu.(6).cnf.hdb
RISC_cpu/db/risc_cpu.(7).cnf.cdb
RISC_cpu/db/risc_cpu.(7).cnf.hdb
RISC_cpu/db/risc_cpu.(8).cnf.cdb
RISC_cpu/db/risc_cpu.(8).cnf.hdb
RISC_cpu/db/risc_cpu.(9).cnf.cdb
RISC_cpu/db/risc_cpu.(9).cnf.hdb
RISC_cpu/db/risc_cpu.amm.cdb
RISC_cpu/db/risc_cpu.asm.qmsg
RISC_cpu/db/risc_cpu.asm.rdb
RISC_cpu/db/risc_cpu.asm_labs.ddb
RISC_cpu/db/risc_cpu.cbx.xml
RISC_cpu/db/risc_cpu.cmp.bpm
RISC_cpu/db/risc_cpu.cmp.cdb
RISC_cpu/db/risc_cpu.cmp.hdb
RISC_cpu/db/risc_cpu.cmp.kpt
RISC_cpu/db/risc_cpu.cmp.logdb
RISC_cpu/db/risc_cpu.cmp.rdb
RISC_cpu/db/risc_cpu.cmp_merge.kpt
RISC_cpu/db/risc_cpu.db_info
RISC_cpu/db/risc_cpu.eda.qmsg
RISC_cpu/db/risc_cpu.fit.qmsg
RISC_cpu/db/risc_cpu.hier_info
RISC_cpu/db/risc_cpu.hif
RISC_cpu/db/risc_cpu.idb.cdb
RISC_cpu/db/risc_cpu.lpc.html
RISC_cpu/db/risc_cpu.lpc.rdb
RISC_cpu/db/risc_cpu.lpc.txt
RISC_cpu/db/risc_cpu.map.bpm
RISC_cpu/db/risc_cpu.map.cdb
RISC_cpu/db/risc_cpu.map.hdb
RISC_cpu/db/risc_cpu.map.kpt
RISC_cpu/db/risc_cpu.map.logdb
RISC_cpu/db/risc_cpu.map.qmsg
RISC_cpu/db/risc_cpu.map_bb.cdb
RISC_cpu/db/risc_cpu.map_bb.hdb
RISC_cpu/db/risc_cpu.map_bb.logdb
RISC_cpu/db/risc_cpu.pre_map.cdb
RISC_cpu/db/risc_cpu.pre_map.hdb
RISC_cpu/db/risc_cpu.rpp.qmsg
RISC_cpu/db/risc_cpu.rtlv.hdb
RISC_cpu/db/risc_cpu.rtlv_sg.cdb
RISC_cpu/db/risc_cpu.rtlv_sg_swap.cdb
RISC_cpu/db/risc_cpu.sgate.rvd
RISC_cpu/db/risc_cpu.sgate_sm.rvd
RISC_cpu/db/risc_cpu.sgdiff.cdb
RISC_cpu/db/risc_cpu.sgdiff.hdb
RISC_cpu/db/risc_cpu.sld_design_entry.sci
RISC_cpu/db/risc_cpu.sld_design_entry_dsc.sci
RISC_cpu/db/risc_cpu.smart_action.txt
RISC_cpu/db/risc_cpu.sta.qmsg
RISC_cpu/db/risc_cpu.sta.rdb
RISC_cpu/db/risc_cpu.sta_cmp.6_slow_1200mv_85c.tdb
RISC_cpu/db/risc_cpu.stingray_io_sim_cache.99um_ff_1200mv_0c_fast.hsd
RISC_cpu/db/risc_cpu.stingray_io_sim_cache.99um_tt_1200mv_0c_slow.hsd
RISC_cpu/db/risc_cpu.stingray_io_sim_cache.99um_tt_1200mv_85c_slow.hsd
RISC_cpu/db/risc_cpu.syn_hier_info
RISC_cpu/db/risc_cpu.tiscmp.fast_1200mv_0c.ddb
RISC_cpu/db/risc_cpu.tiscmp.slow_1200mv_0c.ddb
RISC_cpu/db/risc_cpu.tiscmp.slow_1200mv_85c.ddb
RISC_cpu/db/risc_cpu.tis_db_list.ddb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.db_info
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.cdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.dfp
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.hdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.kpt
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.logdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.cmp.rcfdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.cdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.dpi
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.cdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.hb_info
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.hdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hbdb.sig
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.hdb
RISC_cpu/incremental_db/compiled_partitions/risc_cpu.root_partition.map.kpt
RISC_cpu/incremental_db/README
RISC_cpu/machine.v
RISC_cpu/machinectl.v
RISC_cpu/modelsim.ini
RISC_cpu/msim_transcript
RISC_cpu/ram.v
RISC_cpu/register.v
RISC_cpu/risc_cpu.asm.rpt
RISC_cpu/risc_cpu.done
RISC_cpu/risc_cpu.eda.rpt
RISC_cpu/risc_cpu.fit.rpt
RISC_cpu/risc_cpu.fit.smsg
RISC_cpu/risc_cpu.fit.summary
RISC_cpu/risc_cpu.flow.rpt
RISC_cpu/risc_cpu.map.rpt
RISC_cpu/risc_cpu.map.smsg
RISC_cpu/risc_cpu.map.summary
RISC_cpu/risc_cpu.pin
RISC_cpu/risc_cpu.qpf
RISC_cpu/risc_cpu.qsf
RISC_cpu/risc_cpu.sft
RISC_cpu/risc_cpu.sof
RISC_cpu/risc_cpu.sta.rpt
RISC_cpu/risc_cpu.sta.summary
RISC_cpu/risc_cpu.vo
RISC_cpu/risc_cpu_6_1200mv_0c_slow.vo
RISC_cpu/risc_cpu_6_1200mv_0c_v_slow.sdo
RISC_cpu/risc_cpu_6_1200mv_85c_slow.vo
RISC_cpu/risc_cpu_6_1200mv_85c_v_slow.sdo
RISC_cpu/risc_cpu_min_1200mv_0c_fast.vo
RISC_cpu/risc_cpu_min_1200mv_0c_v_fast.sdo
RISC_cpu/risc_cpu_modelsim.xrf
RISC_cpu/risc_cpu_nativelink_simulation.rpt
RISC_cpu/risc_cpu_run_msim_rtl_verilog.do
RISC_cpu/risc_cpu_run_msim_rtl_verilog.do.bak
RISC_cpu/risc_cpu_v.sd
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.