搜索资源列表
BCD_ADDER_TOP
- cyclone三系列,EP3C10E144CB的 8421BCD码加法器 -quartus 8421BCD-ADD-led
CLA_20
- 用verilog语言编写的CLA_20文件。CLA_20是20位超前进位加法器的源代码,该代码验证后功能正确,读者可以自行编写testbench代码进行验证。-With verilog language CLA 20 files. CLA 20 is 20 lookahead adder source code after the code verification function correctly, readers can write their own testbench code fo
CLA_4
- 用verilog语言编写的CLA_4文件。CLA_4是4位超前进位加法器的源代码,该代码验证后功能正确,读者可以自行编写testbench代码进行验证。-With verilog language CLA 4 files. CLA 4 is a four-ahead adder source code after the code verification function correctly, readers can write their own testbench code for ver
Addition
- vs 2010开发的模态对话框加法器-Vs development of the modal dialog box
converter
- 多位2-10进制转换与10-2进制转换,用十进制加法器实现-2-10 and 10-2 convert binary number base conversion, decimal adder realization
uart_4lineLCD1602_keycode_buzz
- 使用到蜂鸣器、Lcd1602、ZLG7289和串口,键盘实现加法器,控制LCD1602和蜂鸣器音乐播放。借助串口调试助手,可以用电脑发送字符,替代键盘,完成上述三种功能。-To use the buzzer, Lcd1602, ZLG7289 and serial port, a keyboard adder, and a buzzer control LCD1602 music player. With serial debugging assistant, a computer can se
adder_carry_chain
- 使用verilog语言实现进位链加法器,quartus下编译,并使用modelsim进行了验证,内含carry_chain.v代码文件以及testbench文件-use verilog language,carry_chain adder
wendangjiafaqi
- 这是文档加法器,用来描述一个-This document is an adder, used to describe a. . . . . . . . . . . .
rate
- 一个通过降低精度提高运算速度的8bit加法器设计,仅供参考-A improve processing speed by reducing the accuracy 8bit adder design, for reference only
2014011494
- FPGA嵌入式开发全加法器程序。二进制运算器及数码管扫描电路-FPGA embedded development full adder program. Binary calculator and digital tube scanning circuit
pre_counter
- 超前进位加法器,硬件实现,FPGA,verilog-Carry lookahead adder, hardware implementation, FPGA
gr-arithmetic.tar
- 从int类型转char类型;加法器的功能(from int to char and adder)
自适应
- 硬件实现自适应滤波器,当中使用了加法器,移相器(Hardware implementation adaptive filter)
BINadd
- 二进制加法原理 学习, proteus模拟原理图。(Binary addition principle learning)
编码的奥秘
- 本书用大量的篇幅讲述了与计算机原理相关的各种编码方法,并通过数字逻辑电路(包括逻辑与开关、逻辑门电路与触发器、二进制加法器等)以及存储器、微处理器的形成、组织及发展阐述了编码的实现。此外,本书还涉及到计算机系统、操作系统、编程语言等的产生及发展,甚至对计算机图形化的相关技术也给了一个全面的描述。阅读本书,相信您会从它图文并茂的编排组织、通俗风趣的语言文字、广泛丰富的背景知识中体会到作者超凡的智慧和深邃的学问。本书定会带您去畅游计算机内部世界并和您共同去探索编码的奥秘。(Various codin
Carry-Skip Adder
- 经典的进位跳跃、进位选择、并行前缀加法器,16位,基于verilog HDL语言(16-bit carry-skip adder)
y210
- 三八译码器,四位加法器,EDA实验,用verilog编写(EDA experiment with verilog language)
D4W2adder
- 数码管动态显示VHDL代码。。。。。。。。。。(Digital tube dynamic display VHDL code)
CLA代码
- 计数器跳跃进位加法器CLA代码,加法器计数器(adder with four 8-bit groups. 8-bit adder will have two 4-bit groups.)
adder8
- 基于vhdl的八位加法器,以两个四位加法器为基础(Eight bit adder of VHDL)