CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 时序数据

搜索资源列表

  1. ccd

    0下载:
  2. 高速高分辨率CCD器件的实用化是近年图像采集领域的一个研究热点。选用科学级柯达 新型高分辨率可见光面阵CCD KA I- 0304设计了一种高速图像采集系统。该系统采用KSC - 100作为时序发生器驱动面阵CCD 和信号处理器AD9840A, 实现对CCD面阵输出模拟信号的高速A /D转换, 并将信号快速转存至片外SDRAM 存储器, 经USB 采集系统将数据发送到计算机。系统采用相关双采样( CDS)技术滤除信号中的相关噪声, 提高了系统的信噪比, 采集速度达40Mb it / s, 具
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:259219
    • 提供者:
  1. High-Speed-FFT

    0下载:
  2. 优秀硕士论文,课题采用现场可编程门阵列((FPGA),设计实现了一种超高速FFT处理器。目前,使用FPGA实现FFT多采用基2和基4结构,随着FPGA规模的不断扩大,使采用更高基数实现FFT变换成为可能。本课题就是采用Alter的Stratix II芯片完成了基16-FFT处理器的设计。在设计实现过程中,以基2-FFT搭建基16-FFT的运算核,合理安排时序,解决了碟形运算、数据传输和存储操作协调一致的问题。由于采用流水线工作方式,使整个系统的数据交换和处理速度得以很大提高。本设计实现了4096
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3759545
    • 提供者:陈子牙
  1. FPGA-multi-purpose-function-signal

    0下载:
  2. 基于FPGA的多功能函数信号发生器:基于FPGA实现直接数字频率合成,该函数信号发生器可以实现正弦波、三角波、方波、锯齿波等多种波形输出,输出信号的频率和幅度可调,利用单片机完成整个电路的时序控制、数据处理和实时显示输出。-Based on FPGA multi-purpose function signal generator: based on FPGA realizing direct digital frequency synthesis, this function signal ge
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-28
    • 文件大小:1811
    • 提供者:张节
  1. Multiplier

    0下载:
  2. 时序乘法器,verilog编写,速度慢,但消耗资源少,时钟沿到来时,输入/输出1bit数据-Sequential multiplier, verilog written, slow, but consume fewer resources, the clock edge arrives, the input/output 1bit data
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:210128
    • 提供者:大兵
  1. LabVIEW-data-acquisition-system

    1下载:
  2. 基于LabVIEW的多通道数据采集系统的设计,江苏科技大学硕士毕业论文。全文分为2部分第一部分数据采集硬件的设计中,采用DSP 作为采集卡的CPU,利用USB 接口实现了采集卡与PC 机的通信,整个外围逻辑时序部分用CPLD 控制。第二部分数据管理与分析,作者利用LabVIEW 编写了基于Windows XP的上位机应用程序以及上位机与采集卡之间的通信程序;利用LabSQL 工具包建立了ACCESS 数据库,实现对采集到的数据的存储,并可以查询历史数据。同时系统可以生成报表以及可以对所需要的数据
  3. 所属分类:DSP program

    • 发布日期:2017-03-23
    • 文件大小:784764
    • 提供者:吴小平
  1. RXD-TXD

    0下载:
  2. 有效,即允许RXD发送数据,同时,允许从TXD端输出移位脉冲。第一帧(8位)数据发送完毕时,各控制信号均恢复原状态,只有TI保持高电平,呈中断申请状态。第一个74HC164把第一帧数据并行输出,LED1显示该数据(发送时序如图2所示)。然后,用软件将TI清零,发送第二帧数据。第二帧数据发送完毕,LED1显示第二帧数据,第一帧数据串行输入给第二个74HC164,LED2显示第一帧数据。依此类推,直到把数据区内所有数据发送出去。应该注意,数据全部发送完后,第一帧数据在最后一个LED显示。由于TXD端
  3. 所属分类:SCM

    • 发布日期:2017-03-31
    • 文件大小:4360
    • 提供者:wangbing
  1. EMPIRICAL-ORTHOGONAL-FUNCTION

    0下载:
  2. fortran语言编写的EOF分析程序,可用于资料的时序和空间场数据分析特征量-fortran program written in EOF analysis can be used for data analysis of the timing and spatial characteristics of the amount of field data
  3. 所属分类:Other systems

    • 发布日期:2017-04-05
    • 文件大小:4432
    • 提供者:kiki
  1. AN_O0326

    0下载:
  2. 利用PWM功能实现语音播放 SPMC65系列单片机上,使用MCU的 PWM 功能播放WAV规格的语音文件。WAV格式的语音文件存储于外扩的 Flash SPR4096中,MCU 通过普通 IO 模拟访问 SPR4096的时序,用串行方式读取 SPR4096中的语音数据,并将语音数据转换为 PWM输出。-Voice playback using PWM function realization SPMC65 MCU, use the MCU s PWM function specific
  3. 所属分类:SCM

    • 发布日期:2017-03-31
    • 文件大小:1003160
    • 提供者:蒋贵良
  1. shixucaiyangkongzhimokuai

    0下载:
  2. 时序控制采样模块,可以根据自己的需要对程序进行相应的修改,以采集到自己想要的数据。-Sequential control sampling module, can need according to oneself the procedure with the corresponding revision, they want to collect the data.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:625
    • 提供者:杨阳
  1. sdr

    1下载:
  2. 全数字OQPSK解调算法的研究及FPGA实现 论文介绍了OQPSK全数字接收解调原理和基于 软件无线电设计思想的全数字接收机的基本结构,详细阐述了当今OQPSK数字 解调中载波频率同步、载波相位同步、时钟同步和数据帧同步的一些常用算法, 并选择了相应算法构建了三种系统级的实现方案。通过MATLAB对解调方案的 仿真和性能分析,确定了FPGA中的系统实现方案。在此基础上,本文采用Verilog HDL硬件描述语言在Altera公司的QuartusⅡ开发平台上设计
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-05
    • 文件大小:1618639
    • 提供者:陈建文
  1. DAchange

    0下载:
  2. 功能简介: DAC0832是一款较常用的8位数模转换芯片,很有代表性,其操作时序也相当简单。本实验通过设置使DAC输出一个固定电流(电流大小请参考DAC0832的数据手册),通过跳线帽控制3脚小灯的亮度,也可以使用DAC OUT端口外扩电路产生电压信号(请参考DAC0832的数据手册)。 -Features: DAC0832 is a more commonly used 8-bit analog converter chip, very representative,
  3. 所属分类:SCM

    • 发布日期:2017-03-26
    • 文件大小:485508
    • 提供者:孙俊
  1. URAT-hdlVHDL

    0下载:
  2. URTA 各种功能的时序仿真 包括配置 发射接收数据-URTA timing simulation of various functions, including transmitting and receiving data configuration
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:32304
    • 提供者:孙晓敏
  1. uartverilog

    0下载:
  2. 用verilog语言编写uart程序。模拟串口时序进行收发数据操作。-verilog uart
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:313096
    • 提供者:一贯故
  1. LED_Display

    0下载:
  2. 基于CD74HC595的特性,由MSP430F2619模拟SPI时序,发送待显示数据到LED显示屏上,由WDT定时器定时更新显示地址与显示内容!-CD74HC595-based features, the MSP430F2619 SPI timing simulation, sending data to be displayed on the LED display, the display is updated regularly by the WDT timer and display t
  3. 所属分类:SCM

    • 发布日期:2017-04-07
    • 文件大小:2237
    • 提供者:tiankong19
  1. sht10

    0下载:
  2. 关于SHT10驱动程序,程序仍相关的数据及时序线请注意-About SHT10 driver, the program remains relevant data and timing lines Note
  3. 所属分类:SCM

    • 发布日期:2017-04-05
    • 文件大小:1277
    • 提供者:李勇
  1. DSP_DMA_McBSP

    0下载:
  2. 摘 要:本文介绍了采用双声道音频A/D转换芯片CS5331A和TMS320VC5402 DSP组成的双声道音频采集系统 的设计。给出了系统的硬件设计方案,包括CS5331A与TMD320VC5402 DSP的接口电路和信号时序。在硬件方案 的基础上,给出了系统的总体软件流程,并详细介绍了DSP的多通道缓冲串行口(McBSP)和直接存储器访问(DMA) 的初始化设置,给出了相应例程。最后,给出了采集到DSP内存中的双声道音频数据的波形。 关键词:采集 DMA McBSP DSP
  3. 所属分类:DSP program

    • 发布日期:2017-03-31
    • 文件大小:187987
    • 提供者:ws
  1. TM1668

    0下载:
  2. TM1668 功能介绍,经典应用及时序控制。(TM1668 是一种带键盘扫描接口的LED(发光二极管显示器)驱动控制专用电路,内 部集成有MCU 数字接口、数据锁存器、LED 高压驱动、键盘扫描等电路。)-TM1668 features of classic application and timing control. (TM1668 is a scanner with a keyboard interface, LED (light emitting diode display) ded
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-08
    • 文件大小:555469
    • 提供者:stabber
  1. 2gbddr2

    0下载:
  2. DDR2数据手册 描述DDR2 SDRAM数据访问时序-DDR2 Data Manual, describes the DDR2 SDRAM data access timing
  3. 所属分类:File Formats

    • 发布日期:2017-05-12
    • 文件大小:2569380
    • 提供者:wang qiliang
  1. AD9215

    0下载:
  2. AD9215为AD转换,转换频率高,根据其数据手册编写的驱动时序。-AD9215 is a AD convertor device,it has hign frequency to convertor,according to its datasheet to write the program.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-07
    • 文件大小:1165816
    • 提供者:林志
  1. How-to-read-timing-diagram

    0下载:
  2. 时序 ,就是按照一定的时间顺序给出信号 就能得到你想要的数据,或者把你要写的数据写进芯片 -Timing Timing is given by a certain time sequence signal can get the data you want, or you write the data written into the chip
  3. 所属分类:software engineering

    • 发布日期:2017-03-23
    • 文件大小:101660
    • 提供者:李文
« 1 2 3 4 5 6 7 89 10 11 12 13 ... 16 »
搜珍网 www.dssz.com