搜索资源列表
OMAP2420
- Omap2420适合基于Linux、Windows和Symbian操作系统(OS)的高端手机应用。它是Omap 2系列产品中的第一款,而Omap2系列最终将会转向“调制解调和应用处理器”的混合领域。或许这款芯片最吸引人的地方就是多处理器内核,它包含了330MHz的ARM 11 RISC、220 MHz的TI C55 DSP、内含ARM7的成像和视频处理器,以及支持166 MHz移动DDR SDRAM的Imagination Technologies公司3-D图形处理器。该芯片还集成了显示和相机控
HHCF5249-R3_tech_manual-v1.5
- 华恒科技 HHCF5249-R3 技术手册。华恒HHCF5249-R3 套件是一套完整的基于摩托罗拉MCF5249 处理器 的嵌入式开发平台。华恒HHCF5249-R3 套件由核心板(HHCF5249-K3) 和底板(外设板或称基本板)组成,HHCF5249-K3 核心板上集成摩托罗 拉 MCF5249 处理器,8M SDRAM、4M 的FLASH 以及DM9000 100M 以 太网控制器,为用户的软件研发提供了足够的空间。-HHCF5249-R3 Technology华恒te
SDRAM_controler_code
- SDRAM的verilog控制器代码极其仿真模块-The verilog code for SDRAM controller is extremely Simulation Module
sdr_verilog
- 用Verilog实现SDR_SDRAM的控制器,可用FPGA实现对普通SDRAM的读写操作!-SDR_SDRAM using Verilog implementation of the controller, the FPGA can be used to achieve the ordinary SDRAM read and write operations!
ddr_sdr_V1_1
- DDR控制器 - 用XILINX Virtex II FPGA实现 - 使用DDR MT46V16M16作为仿真模型 - 通用化-DR SDRAM Controller Core - has been designed for use in XILINX Virtex II FPGAs - works with DDR SDRAM Device MT46V16M16 without changes - may be easily adapted
pudn
- VHDL写的SDRAM的精简控制器。包含SDRAM接口控制器,和数据读写控制。含有实际抓取的signatap波形。为初学SDRAM者的,最好参考。-A SDRAM controller written in VHDL.Including SDRAM interface controller, read and write control. It is the best reference for SDRAM learners .
Sdram_Control_4Port
- 用Verilog写的SDRAM的控制器的代码,分为详细实现了对SDRAM的控制-Written using Verilog code for SDRAM controller is divided into in detail to achieve the control of SDRAM
the_design_and_realization_of_DDR2-SDRAM_controlle
- ddr2控制器的设计与实现,详细介绍了其结构和思想-the design and realization of DDR2-SDRAM controller
8
- LCD控制器: 本实验得到的结果为,LCD显示屏会循环显示白、黑、蓝、红、绿和灰这六种颜色,并且显示“亿道电子技术”这些字符。 在flash调试时,需要修改RO BASE为0x00000000,其他不用修改,重新编译下载就可运行。 在sdram调试时,需要修改RO BASE为0xa0000000,其他不用修改,重新编译下载就可运行。 本实验还有一个要注意的地方,不要对RW BASE进行设置,否则LCD屏的字体就无法正常显示。-LCD controller: the resu
Sdram_Control_4Port
- SDRAM 两读口 两写口标准SDRAM的控制器-SDRAM Two read the mouth two to write the mouth SDRAM standard controller
sdr_sdram_altera
- ALTERA的SDRAM的控制器和时序文档说明,很详细也很简洁,是一份不可多得的SDRAM开发的参考文档-ALTERA and timing of the SDRAM controller documentation, very detailed but also very simple, is a rare development of reference documentation SDRAM
400-Mbs-DDR-Controller
- 这个应用描述了怎样在Xilinx环境下,通过MIG实现DDR控制器-Synthesizable 400 Mbs DDR SDRAM Controller
Source
- I2C 控制器的 Verilog源程序以及I2C规范说明-The I2C bus provides a simple two-wire means of communication. This protocol is used in many applications.SDRAM modules implement a serial EEPROM that supports the I2C protocol. This is used so that a micro
memory-controller
- 存储控制器,包括CPUside,接口,MEMORY side三个部分,使用verilog语言-This represents the "memory controller" It runs with the assumption that it is being connected to PC100 SDRAM.
Sdram_Control_4Port
- 使用verilog HDL写的sdram(SDR)的控制器源代码,具有很好的可移植性,试验的例子已经通过QuartusII 9.0编译通过,可以运行在cycloneII上-Controller source code using verilog HDL written in the sdram (SDR), has good portability, test examples via the QuartusII 9.0 compiler, you can run in cycloneII
mem_ctrl.tar
- 内存控制器,用于连接SDRAM,可以自行修改-Memory controller for connection to SDRAM, and can modify
FDDDDRSDRAMP
- 一种基于FPGA 实现DDDR SDRAM的控制器 -DDDR SDRAM controller based on FPGA
SPI-keyboard-example
- 该示范项目的目标是展示如何配置SPI和中断的的AT91RM9200DK PS2控制器驱动。 此应用程序检测PS2控制器并通过DBGU串口打印键盘的按键和鼠标事件的事件。 此应用程序,连接到运行在SDRAM的地址为0x20000000 ,可以下载使用引导在AT91RM9200芯片ROMed的程序。 -The goal of this demonstration project is to show how to configure the SPI and interrupt
dab1814114c3
- 此為採用ALTERA所做的DDR 控制器(verilog)- File/Directory Descr iption ============================================================================= \doc DDR SDRAM reference design documentation \model Contains the verilog SDRAM model \route
sdram_48LC16M16A
- 48LC16M16A型SDRAM芯片的FPGA控制器程序-48LC16M16A SDRAM chip FPGA controller program