搜索资源列表
dual_RAM.rar
- actel fusion startkit FPGA开发板试验例程,可实现2k8的双口ram,实现数据存储,缓冲。包含verilog HDL 语言源码,actel fusion startkit FPGA development board test routines, can be realized 2k8' s dual-port ram, achieving data storage, buffer. Language source code contains the verilog
cd4000x
- CD4000 双3输入端或非门+单非门 TI CD4001 四2输入端或非门 HIT/NSC/TI/GOL 双4输入端或非门 NSC CD4006 18位串入/串出移位寄存器 NSC CD4007 双互补对加反相器 NSC CD4008 4位超前进位全加器 NSC CD4009 六反相缓冲/变换器 NSC CD4010 六同相缓冲/变换器 NSC CD4011 四2输入端与非门 HIT/TI CD4012 双4输入端与非门
highspeeduart
- 本设计基于Atmage16的UART,采用双中断缓冲实现高速UART-Stupid design is based on Atmage16 the UART, using double-buffering to achieve high-speed UART interrupt
FIFO
- 设计了一个具有双时钟信号,双复位信号的FIFO,用于FPGA中的数据缓冲,RAM的定义是参数型,可以根据自己的需求,修改此参数,完成RAM的容量扩展。程序中有详细的说明-Designed a dual-clock signal, double reset signal FIFO, for the FPGA in the data buffer, RAM is defined as parameter type, according to their needs, and modify this
DSP_DMA_McBSP
- 摘 要:本文介绍了采用双声道音频A/D转换芯片CS5331A和TMS320VC5402 DSP组成的双声道音频采集系统 的设计。给出了系统的硬件设计方案,包括CS5331A与TMD320VC5402 DSP的接口电路和信号时序。在硬件方案 的基础上,给出了系统的总体软件流程,并详细介绍了DSP的多通道缓冲串行口(McBSP)和直接存储器访问(DMA) 的初始化设置,给出了相应例程。最后,给出了采集到DSP内存中的双声道音频数据的波形。 关键词:采集 DMA McBSP DSP
ram
- 双口RAM,实现数据的缓冲,能够使数据有序收发,实现数据的交互,同时,可以作为大容量ram使用,把需要的数据有序存起来以备其他使用-Data buffer, to enable orderly send and receive data, interaction data, while the ram can be used as a high-capacity, the need for orderly storage of data to use it for other,Data buff
SingleDoubleBuffer
- 一个用来表示opengl单缓冲和双缓冲区别的例子。-opengl single buffer and double buffer
USBtoSCC_Firmware
- 基于Z85C30实现USB转双通道同异步串口的源码,本程序采用环形缓冲,多中断等方法实现了串口数据和USB数据的交换,由于单片机速度限制异步只能做到100K,同步只能做到57k。-Z85C30 based USB to dual channel asynchronous serial source code, the program uses a ring buffer, multiple interrupt other methods to achieve the serial data an
GPIO-LED
- STM32F4 高速AD采集,双DMA缓冲-stm32f4 high speed ad sample .
AD5663_datasheet
- AD5663,nanoDAC家族的一员,是一个低功率,双,16位缓冲电压DAC,从一个2.7 V至5.5 V供应和保证单调的设计。 AD5663需要外部参考电压设置DAC输出范围。包含部分的上电复位电路,确保了DAC输出大国为0 V或中级(AD5663-1)仍然存在,直到一个有效的写。部分包含一个省电功能,减少了设备的当前消费480 nA在5 V和提供software-selectable输出负载在省电模式。 这部分在正常操作的低功耗使它适合便携,电池供电设备。电力消耗是在5 V 1.2
AD7606-china
- AD7606是16位,8通道同步采样模数数据采集系统。AD7606完全满足电力系统的要求,具有灵活的数字滤波器、2.5V基准电压源、基准电压缓冲以及高速串行和并行接口。它采用5V单电源供电,可以处理±10V和±5V真双极性输入信号、同时所有通道均能以高达200kSPS的吞吐率采样。-AD7606 16-bit, 8-channel simultaneous sampling analog-digital data acquisition system. AD7606 fully meet the
91feibbs
- 去掉了双击自动滚屏功能 优化程序,减缓服务器压力 增加密码强度显示 增加论坛个性标识 增加完善的广告管理功能:有顶部广告、底部广告、浮动文字、浮动图片等设置 升级无限银行插件版本为v2.0 重写替换/限制处理部分,增加:脏话过滤设置 注册过滤字符 标签过滤设置 用户过滤设置 增加当执行删除操作时提示确认 后台大幅度调整 后台自动记录错误信息 运用Jscr ipt写了一些静态信息 增加adminmenu.js/topmenu.js/login.js
CS5218设计资料 CS5218最新说明书 CS5218芯片
- Capstone CS5218是一款单端口HDMI/DVI 电平移位器/中继器,具有重新定时功能。它支持交流和直流耦合 TMDS 信号高达 3.0-Gbps 的操作与可编程均衡和抖动清洗。它包括 2 路双模 DP 电缆适配器寄存器,可用于识别电缆适配器的功能。抖动清除 PLL 可以更好地满足更高数据速率的 HDMI 抖动合规性。设备的操作和配置可以通过引脚设置或 I2C 总线来实现。自动关机和静噪以提供灵活的电源管理 1. 特点总则 符合高达 3.0Gbps 的 HDMI 1.4b 规格
CS5269瑞奇达|TYPEC转HDMI带PD3.0快充芯片规格书|CS5269中文说明书
- 一、CS5269介绍 Capstone CS5269是一款高性能Type-C/DP1.4至HDMI2.0b和VGA转换器,设计用于USB Type-C源或DP1.4源连接到HDMI2.0b接收器。CS5269集成了DP1.4兼容接收机、兼容HDMI2.0b的发射机和VGA输出接口。另外,两个CC控制器包括CC通信,以实现DPAlt模式和PD传输功能,一个用于上游Type-C端口和另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。最高支持5.4Gbps(HBR2)的数据速率。