CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 0.1hz

搜索资源列表

  1. ddsall

    0下载:
  2. DDS的vhdl语言源程序实现 该程序可实现1HZ频率步进-DDS source VHDL language to achieve the program can be realized 1HZ frequency Step
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1001byte
    • 提供者:欧阳
  1. VHDL_pinlvji

    0下载:
  2. 频率计的VHDL实现,使用10K20,包括顶层电路图,测频范围:1Hz--10MHz-frequency of VHDL, use 10K20, including top-level circuit, measuring frequency range : 1Hz -- 10MHz
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:19.95kb
    • 提供者:k
  1. DDS_Power

    0下载:
  2. FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。-FPGA on the verilog language programming. Lookup table thr
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:15.85kb
    • 提供者:田世坤
  1. Freq_counter

    0下载:
  2. 本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终下载到芯片Spartan-II上取得良好测试效果。-the code on the FPGA using VHDL development of the
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:502.82kb
    • 提供者:许的开
  1. fosc

    0下载:
  2. xilinx实现4位频率计,可测量从1HZ到9999HZ的频率信号,并将被测的信号频率输出显示到实验仪的数码管上。
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-17
    • 文件大小:86.09kb
    • 提供者:haolj
  1. FR

    1下载:
  2. 基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1.14kb
    • 提供者:彭得
  1. 1HZ-10MHZ-FPGA

    0下载:
  2. 等精度测频 FPGA程序,有很高的参考价值
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:224.32kb
    • 提供者:石头
  1. ledcontrol

    0下载:
  2. 该程序为用vhdl语言编写的彩灯控制程序! 通过状态机实现三个彩灯的状态装换,红灯亮2秒,绿灯亮3秒,黄灯亮1秒! 时钟频率为1HZ! 通过该程序也可以改成交通灯的情况
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:887byte
    • 提供者:吴明星
  1. pinlvji

    0下载:
  2. 简单的数字频率计,source为输入,可以测量其频率,在maxplux中使用,需要标准的1hz时钟信号。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:5.84kb
    • 提供者:xzy
  1. onehehe

    0下载:
  2. verilog设计的4位频率计,可以测量方波、三角波、正弦波;测量范围10Hz~10MHz,测量分辨率1Hz,测量误差1 Hz;测量通道灵敏度50mv
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:373.91kb
    • 提供者:oywj
  1. 基于FPGA的直接数字合成器设计

    0下载:
  2. 1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。-a use
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:21.66kb
    • 提供者:竺玲玲
  1. 分频器FENPIN1

    0下载:
  2. EDA中常用模块VHDL程序,不同时基的计数器由同一个外部是中输入时必备的分频函数。分频器FENPIN1/2/3(50分频=1HZ,25分频=2HZ,10分频=5HZ。稍微改变程序即可实现)-EDA VHDL modules commonly used procedure, the time - with a counter by the external input is required when the sub-frequency functions. Frequency Divider
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3.06kb
    • 提供者:李培
  1. 50M

    0下载:
  2. verilog 语言写的分频模块,实现用50Mhz的时钟频率分出1hz的频率,也就是一秒的频率-verilog language sub-frequency module, using the 50Mhz clock frequency 1hz separation, that is, the frequency of second
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:1.19kb
    • 提供者:lvlv
  1. pinlvji

    0下载:
  2. 自己编的一个频率计,verilog语言写的,用数码管显示方波的频率,测量量程是0.1hz~9999999hz,测方波的稳定性极高。-Their series a frequency counter, verilog language written with the digital display of the square wave frequency, measurement range is 0.1hz ~ 9999999hz, high stability of the square w
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:1.36mb
    • 提供者:龙德勇
  1. 1HZ

    0下载:
  2. 1hz 分频器设计,基于dsp的程序,在实验板上调试通过,运行正确-1hz frequency
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:286.24kb
    • 提供者:黄龙
  1. _50MHz--1Hz

    0下载:
  2. 分频电路,可将DE2板子上的50MHz分为1Hz输出,绝对可行,附有仿真程序!-Divider circuit can be divided into the DE2 board 1Hz output on 50MHz, absolutely feasible, with a simulation program!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:369.79kb
    • 提供者:wancaihong
  1. fre_test_chenshuo

    0下载:
  2. fpga的等精度测频程序,很准确,最少可以控制到0.1hz到47M,-fpga and other precision frequency measurement procedures, very accurate, at least can be controlled to 0.1hz to 47M,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1.03mb
    • 提供者:chenshuo
  1. huxi

    0下载:
  2. 基于VHDL设计四个频率不同的呼吸灯,呼吸频率分别为 0.1Hz,0.2Hz,0.4Hz,0.8Hz 呼吸灯原理:利用PWM波控制led的亮度,的 原始代码 quartus软件亲测可用。-VHDL-based design in four different frequencies breathing light, breathing frequency was 0.1Hz, 0.2Hz, 0.4Hz, 0.8Hz breathing light principle: the use PWM
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-24
    • 文件大小:810byte
    • 提供者:司维
  1. clk1hz

    0下载:
  2. 工程上常用到的1Hz的时钟信号,采用VHDL语言来编写的(1Hz clock signals commonly used in engineering, the use of VHDL language to write)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-18
    • 文件大小:389kb
    • 提供者:时光流转
  1. baduanshumaguan

    0下载:
  2. 用VHDL语言设计并实现一电路,其功能是8个数码管分别显示数字0-7。首先是数码管0显示0,其他数码管不显示;然后是数码管1显示1,其他数码管不显示;依此类推,数码管7显示完后再显示数码管0,这样循环下去。(提示:数字0-7的循环可以使用8进制计数器对1Hz的时钟信号进行计数得到,计数器的输出送到BCD到七段数码管的译码器,由其驱动数码管显示相应的数字。)(Using VHDL language to design and implement a circuit, its function is
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-01-03
    • 文件大小:108kb
    • 提供者:一个人丶
« 12 3 4 5 6 7 8 »
搜珍网 www.dssz.com