CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载

资源列表

« 1 2 ... .71 .72 .73 .74 .75 102776.77 .78 .79 .80 .81 ... 199244 »
  1. PLAY

    0下载:
  2. 简单的一个苹果视频播放器,源码大家一起学习-Video player
  3. 所属分类:Other systems

    • 发布日期:2017-04-07
    • 文件大小:11.17kb
    • 提供者:黄某
  1. ldpc-for-fpga-decoding

    0下载:
  2. ldpc译码算法的matlab实现,码长960,码率1/2,完全模拟fpga硬件实现语言,量化处理。-ldpc decoding using matalb,code length 960,code rate 1/2
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:18.9kb
    • 提供者:shao
  1. OpenGL_New_Two

    0下载:
  2. 基于OpenGL的android手机游戏,3D滚球源码,支持重力感应操作,目前的效率比较低,可进行二次开发。此程序曾作为第二届中科杯比赛参赛作品。-android game
  3. 所属分类:android

    • 发布日期:2017-04-06
    • 文件大小:398.94kb
    • 提供者:李哲
  1. readhisdata

    0下载:
  2. labview 下对labview采集的数据进行读取显示可以显示对应的数据和时间-labview read history data
  3. 所属分类:Other systems

    • 发布日期:2017-03-29
    • 文件大小:14.01kb
    • 提供者:胡晓斌
  1. vcp2Bp2B

    0下载:
  2. 用VC6.0编写的MFC聊天室程序,功能简单,写大作业的同学可以参考参考-the dialog program with simple functions is designed by VC6.0 and those guys who are hurry to finish their MFC homework can gain a help in it.
  3. 所属分类:WinSock-NDIS

    • 发布日期:2017-05-08
    • 文件大小:1.53mb
    • 提供者:上帝
  1. E-watch

    0下载:
  2. 电子表的设计,包括正常计时模块,LED显示模块,定时报警模块,校时模块,秒表模块。-Electronic form design, including the normal timing module, LED display module, timing alarm module, timing modules, stopwatch modules.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:1.97kb
    • 提供者:李炘
  1. new-snake

    0下载:
  2. 用C++编写的贪吃蛇游戏程序,有背景音乐,可以设置难度。-C++ snake
  3. 所属分类:Other Riddle games

    • 发布日期:2017-04-06
    • 文件大小:373.86kb
    • 提供者:李哲
  1. sht75

    0下载:
  2. 可以直接使用的代码,编译环境为keil!-Good thing, use the
  3. 所属分类:DSP program

    • 发布日期:2017-04-10
    • 文件大小:1.46kb
    • 提供者:wag
  1. the-design-of-photo-viewer-by-MFC

    0下载:
  2. 用VC6.0编写的图片浏览器,功能简单易用,适合初学者进行参考-Designed by VC6.0 ,the photo viewer has a simple function .It would be helpful for green learner.
  3. 所属分类:Picture Viewer

    • 发布日期:2017-05-23
    • 文件大小:6.96mb
    • 提供者:上帝
  1. bch_verilog

    3下载:
  2. bch(255,239)编码算法的verilog实现,综合仿真通过,与matlab仿真的结果一致-bch(255,239),using verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-12-08
    • 文件大小:3.7mb
    • 提供者:shao
  1. 256colortogray

    0下载:
  2. 彩色图像转灰度图像源代码,256色转为灰度图-color image
  3. 所属分类:Special Effects

    • 发布日期:2017-05-24
    • 文件大小:3.4mb
    • 提供者:wyz
  1. error

    0下载:
  2. raw socket programming
  3. 所属分类:TCP/IP Stack

    • 发布日期:2017-04-13
    • 文件大小:1.97kb
    • 提供者:arindam mitra
« 1 2 ... .71 .72 .73 .74 .75 102776.77 .78 .79 .80 .81 ... 199244 »
搜珍网 www.dssz.com