CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .31 .32 .33 .34 .35 3036.37 .38 .39 .40 .41 ... 4323 »
  1. Serial

    0下载:
  2. 串口的设计思路和需要注意的问题 包括.v 文件-include serial.v file
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:193.28kb
    • 提供者:Jammy
  1. pic8255

    0下载:
  2. PCI 8255 VHDL 源代码,主要含有主模块以及部分副模块-PCI 8255 VHDL CODE
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:4.76kb
    • 提供者:龚振江
  1. DE2_UserManual

    0下载:
  2. DE-2 开发板的的用户手册,可以帮助理解适用DE-2 开发板-DE-2 development board user manual, can help understand the application development board DE-2
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3.19mb
    • 提供者:龚振江
  1. DE2_pin_assignments

    0下载:
  2. DE-2开发板管脚分配,帮助理解DE-2开发版的使用-DE-2 development board pin allocation, to help understand the development version of the DE-2 use
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:6.78kb
    • 提供者:龚振江
  1. QuartusII-Chinese

    0下载:
  2. 本文档详细介绍了quartusII的功能以及使用方法,对初学者有很大帮助-This document details the quartusII features and use, very helpful for beginners
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:2.96mb
    • 提供者:杨小强
  1. adda_xt

    0下载:
  2. 基于cycloneII的DA转换的实现,使用VHDL,通过QuatusII实现-The DA conversion based cycloneII achieved using VHDL, achieved through QuatusII
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:302.8kb
    • 提供者:pengjun
  1. FPGA-Channel-segmentation-design

    0下载:
  2. Channel segmentation design for symmetrical FPGAs.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:648.92kb
    • 提供者:peace
  1. ad_lcd

    0下载:
  2. 串行ad的实现,用tlc549,并且在lcd上显示出来-Serial ad implementation, with tlc549, and displayed on the lcd
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-13
    • 文件大小:3.15mb
    • 提供者:林雅斋
  1. FPGA_128_AES_decryption

    0下载:
  2. 以FPGA具體實現的128-bit AES decryption,包括介紹文件以及源碼。-FPGA-based 128-bit AES decryption
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-10
    • 文件大小:16.22mb
    • 提供者:Vlog
  1. modulate

    0下载:
  2. nios软核的中断机制,可编程单片系统,嵌入式软核-nios soft core of the interrupt mechanism, a programmable system on chip, embedded soft core
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:110.37kb
    • 提供者:tzx
  1. ad9850

    0下载:
  2. AD9850的控制程序,用于产生各种频率的正弦信号-AD9850 control program, used to generate sinusoidal signals of various frequencies
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:737byte
    • 提供者:godspeed
  1. FPGA_jinyan

    0下载:
  2. 上面包含了一些基本的FPGA的学习经验,和一些基于NIOS II的几个程序,在本人板子上面验证通过了的。-Above, the FPGA contains some basic learning experience, and a number of several procedures based on NIOS II, above board in my verification has been passed.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:187.88kb
    • 提供者:李瑞全
« 1 2 ... .31 .32 .33 .34 .35 3036.37 .38 .39 .40 .41 ... 4323 »
搜珍网 www.dssz.com

浏览历史记录

关闭