CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 锁的方案

搜索资源列表

  1. DSP_FPGAcontrol232

    1下载:
  2. 传统的DSP 控制通常针对的是三相系统,其外设资源不能满足多相逆变器的控制要求,文中 提出一种DSP + FPGA 的控制器解决方案. 特别利用了FPGA 逻辑资源丰富,编程灵活的特点,设 计了译码电路、脉冲发生、串口通信、看门狗保护、硬件状态锁存等功能单元,在有效扩展系统功能 的同时,降低了运算单元的负荷,提高了整体性能. 对设计进行了时序仿真,并将其应用于8 MW逆变器的控制系统中,结果验证了设计方案的功能性与可靠性.-Traditional DSP control is usu
  3. 所属分类:DSP program

    • 发布日期:2017-04-04
    • 文件大小:581312
    • 提供者:ywj
  1. weitb

    0下载:
  2. 在数字通信中,通常直接从接收到的数字信号中提取位同步信号,这种直接法按其提取同步信号的方式,大致可分为滤波法和锁相法。锁相法是指利用锁相环来提取位同步信号的方法,本设计方案就是基于锁相环的位同步提取方法,能够比较快速地提取位同步时钟,并且设计简单,方便修改参数。采用Quartus II设计软件对系统进行了仿真试验,并用Altera的Cyclone II系列FPGA芯片Ep2c5予以实现。-In digital communication, usually from receiving direc
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:596356
    • 提供者:dandan
  1. A-32D-Digital-Watermarking-System

    0下载:
  2. 基于虚拟光学信息隐藏理论提出了一种三维空间数字水印算法1 该数字水印算法能成为 一种多媒体数据产权保护的有效方案1 对算法的测试结果表明,该算法对于噪音叠加、剪切、旋转、 有损压缩等常见的图像处理操作具有较高的鲁棒性1 由于引入了虚拟光学信息隐藏思想,将虚拟 光路的几何结构参数作为密钥,设计出了多重“锁”和多重“密钥”1 随机模板编码技术的引入,更进 一步提高了数字水印系统的密钥空间. 仿真实验结果表明该算法具有很好的安全性1- A new approach to digital
  3. 所属分类:Special Effects

    • 发布日期:2017-03-27
    • 文件大小:179417
    • 提供者:zhh
  1. DSPBasedDigitalControlOfOnlineUPS

    1下载:
  2. 本文介绍了一种控制对象以中小型UPS为模型的、基于TMS320F240的数字化控制平台的样机实验系统。经对比系统采用了单极性调制的SPWM方式,并根据核心处理芯片的各类资源给出了一套具体的软硬件数字化实现方案。系统硬件部分主要包括输出电压、输出电流、市电频率/相位等各类信号的采集和处理,以及输出PWM信号的隔离、驱动等。系统软件部分则包括UPS各种系统功能的实现,其中主要研究了软件锁相环(市电跟踪)、有效值调节、各类保护、PWM波的生成、闭环控制等的实现。-This article descri
  3. 所属分类:DSP program

    • 发布日期:2017-11-14
    • 文件大小:2668305
    • 提供者:
  1. Electronic-coded-lock

    0下载:
  2. AT89C2051为核心的单片机控制方案,显示采用1602。系统能完成开锁、超时报警、超次锁定、管理员解密、修改用户密码基本的密码锁的功能。除上述基本的密码锁功能外,还具有调电存储、声光提示等功能,依据实际的情况还可以添加遥控功能。本系统成本低廉,功能实用。-AT89C2051 microcontroller core control program using 1602. The system can unlock timeout alarm, Transdimensional locked
  3. 所属分类:SCM

    • 发布日期:2017-11-16
    • 文件大小:381892
    • 提供者:liuxing
  1. PLL-and-FLL-in-digital-costas-loop

    0下载:
  2. 锁相环和锁频环在数字costas环中的应用.pdf 一篇关于costa环路的新颖设计方案,包含大量的仿真图和性能分析,对学习锁相环有很大帮助-And frequency-locked loop PLL digital costas loop in the application. Pdf a novel about the costa loop design, contains a large number of simulation map and performance analysis a
  3. 所属分类:matlab

    • 发布日期:2017-03-24
    • 文件大小:781737
    • 提供者:sunnysnowhi
  1. CS5218设计资料 CS5218最新说明书 CS5218芯片

    0下载:
  2. Capstone CS5218是一款单端口HDMI/DVI 电平移位器/中继器,具有重新定时功能。它支持交流和直流耦合 TMDS 信号高达 3.0-Gbps 的操作与可编程均衡和抖动清洗。它包括 2 路双模 DP 电缆适配器寄存器,可用于识别电缆适配器的功能。抖动清除 PLL 可以更好地满足更高数据速率的 HDMI 抖动合规性。设备的操作和配置可以通过引脚设置或 I2C 总线来实现。自动关机和静噪以提供灵活的电源管理 1. 特点总则 符合高达 3.0Gbps 的 HDMI 1.4b 规格
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:268338
    • 提供者:TEL13699758578
« 1 2»
搜珍网 www.dssz.com