资源列表
DC-Motor-Speed
- 1、 掌握直流电机的工作原理。 2、 了解开关型霍尔传感器的工作原理和使用方法。 3、 掌握电机测速的原理。 -A master DC motor works. 2, Hall Switch Sensor understand the working principle and use. 3, grasp the principles of the motor speed.
CycloneIII_EP3C40F780C8_40_RFID
- SOPC,CycloneIII系列芯片EP3C40F780C8,NIOS II IDE,RFID实验代码-SOPC,CycloneIII,EP3C40F780C8,NIOS II IDE, RFID code
Stepper-motor-drive-control
- 1. 了解步进电机的工作原理。 2. 掌握用FPGA产生驱动步进电机的时序。 3. 掌握用FPGA来控制步进电机转动的整个过程。 -1 understand stepper motor works. 2 master drive a stepper motor using FPGA generates the timing. 3 master use FPGA to control the stepper motor rotates the entire process.
CycloneIII_EP3C40F780C8_38_TS_Paint
- SOPC,CycloneIII系列芯片EP3C40F780C8,NIOS II IDE,TS_Paint实验代码 -SOPC,CycloneIII,EP3C40F780C8,NIOS II IDE, TS_Paint code
PS2-keyboard-interface-display
- 1、学习用FPGA设计简单通信协议的方法。 2、学习PS2的工作原理,扫描码的ASCII码的转换。 3、掌握VHDL编写中的一些小技巧。 -One, learning to use a simple communication protocol FPGA design methods. 2, learning PS2 works, scan code ASCII conversion. 3, master VHDL prepared some of the tips.
CIII_EP3C40F780C8_22_Video
- SOPC,CycloneIII系列芯片EP3C40F780C8,NIOS II IDE,VIDO实验代码-SOPC,CycloneIII,EP3C40F780C8,NIOS II IDE, VIDO code
VGA-color-signal-generator
- 1. 了解普通显示器正确显示的时序。 2. 了解VHDL产生VGA显示时序的方法。 3. 进一步加强对FPGA的认识。 -1. Learn ordinary display correctly display timing. 2. Learn VHDL VGA display timing generation method. 3. Further enhance the understanding of the FPGA.
CIII_EP3C40F780C8_35_FAT_SDcard
- SOPC,CycloneIII系列芯片EP3C40F780C8,NIOS II IDE,FAT_SDcard 实验代码 -SOPC,CycloneIII,EP3C40F780C8,NIOS II IDE, FAT_SDcard code
4fsk-Verilog-HDL
- 基于Verilog HSL的4psk调制解调-very nice
sdram_mdl
- 基于verilog的SDRAM读写控制,源自特权同学-SDRAM controller use to read or write base on verilog,it is from teqian
VHDL-design-seven-people-voting
- 1、 熟悉VHDL的编程。 2、 熟悉七人表决器的工作原理。 3、 进一步了解实验系统的硬件结构。 -1, familiar with VHDL programming. 2, familiar with the seven voting machine works. 3, to further understand the experimental system hardware architecture.
VHDL-design-four-Responder
- 1、熟悉四人抢答器的工作原理。 2、加深对VHDL语言的理解。 3、掌握EDA开发的基本流程。 -A familiar four Responder works. 2, to deepen the understanding of the VHDL language. 3, master EDA development of the basic processes.
