CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .21 .22 .23 .24 .25 826.27 .28 .29 .30 .31 ... 4323 »
  1. wave_generator

    0下载:
  2. 基于cycloneII的信号发生器,产生正弦波、方波、三角波,人机界面十分友好,可方便地进行波形切换-CycloneII based on the signal generator to produce sine wave, square wave, triangle wave, a very friendly man-machine interface can be easily switched waveform
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:1.36mb
    • 提供者:henry
  1. emac_standard

    0下载:
  2. 基于Xilinx的V5芯片设计的网络MAC层接口程序,可以与计算机进行网络通信,可根据自己需要进行裁剪定制,已通过板卡的实际测试。-Chip design based on Xilinx s network V5 MAC layer interface, can communicate with the computer network, can be tailored to customize according to their needs, the board has passed the
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-03
    • 文件大小:1.36mb
    • 提供者:赵明臣
  1. jiaotongdeng

    0下载:
  2. 下载到FPGA实验板得到验证!大家可以下载来参考及学习-ok!!!!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1.36mb
    • 提供者:谢虎
  1. CNT4_S

    0下载:
  2. 该程序为运用VHDL语言,基于FPGA平台实现的一个四进制的计数器。-The program for the use of VHDL language, FPGA-based platforms to achieve a quaternary counter.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-07
    • 文件大小:1.36mb
    • 提供者:蒋欧
  1. VGAcharactor

    0下载:
  2. CPLD中模拟VGA的驱动信号,及对Sram的读写-CPLD driver in analog VGA signal, and read and write on the Sram
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.36mb
    • 提供者:
  1. Simply-RISC-S1-Source-code

    0下载:
  2. 开源可扩充处理器架构,源代码,用来查询非常好,值得下载。-The open-source extensible processor architecture, used to query the source code, very good, it is worth to download
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1.36mb
    • 提供者:杨金谕
  1. 10.1.1.124.489

    0下载:
  2. fpga coprocessing in jpeg
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1.36mb
    • 提供者:Nagarjuna
  1. pinlvji

    0下载:
  2. 自己编的一个频率计,verilog语言写的,用数码管显示方波的频率,测量量程是0.1hz~9999999hz,测方波的稳定性极高。-Their series a frequency counter, verilog language written with the digital display of the square wave frequency, measurement range is 0.1hz ~ 9999999hz, high stability of the square w
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:1.36mb
    • 提供者:龙德勇
  1. DW_APB_RTC_3.03A_2010

    0下载:
  2. DW_APB_RTC_3.03A_2010 DW_APB_RTC_3.03A_2010
  3. 所属分类:VHDL编程

    • 发布日期:2017-07-10
    • 文件大小:1.36mb
    • 提供者:perst@sadsa.com
  1. Altera-DE2-70-pingpang

    0下载:
  2. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.36mb
    • 提供者:tony.wang
  1. bujindianjikongzhi

    1下载:
  2. 在quartus II下用verilog编写的步进电机位置控制程序,其中包含7个子模块和1个顶层模块,本程序层次清晰、功能明确。乃个人收藏,推荐大家下载学习!-Verilog in quartus II, prepared under the stepper motor with position control program, which contains seven sub-modules, and a top-level module, the program-level clarity
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-03
    • 文件大小:1.36mb
    • 提供者:leo
  1. password_lock

    2下载:
  2. 电子密码锁,采用基于fpga的设计,可以设置6位密码-Electronic code locks, FPGA-based design, can be set 6 password
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-07-01
    • 文件大小:1.36mb
    • 提供者:xjl
« 1 2 ... .21 .22 .23 .24 .25 826.27 .28 .29 .30 .31 ... 4323 »
搜珍网 www.dssz.com