CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程

资源列表

« 1 2 ... .37 .38 .39 .40 .41 5942.43 .44 .45 .46 .47 ... 33646 »
  1. part1

    0下载:
  2. part1 lab2 vhdl altera
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:4.19kb
    • 提供者:minh
  1. part3

    0下载:
  2. part 3 lab 2 vhdl altera
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-15
    • 文件大小:4.68kb
    • 提供者:minh
  1. part4

    0下载:
  2. part 4 lab 2 vhdl altera
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-15
    • 文件大小:7kb
    • 提供者:minh
  1. part5

    0下载:
  2. part 5 lab 2 vhdl altera
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-15
    • 文件大小:5.27kb
    • 提供者:minh
  1. Xilinx_verilog

    0下载:
  2. 这是Xilinx公司公布的对于大学生的FPGA教程,由浅入深,非常适合初学者-This is Xilinx company released for FPGA tutorial college students, it is very suitable for beginners
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-22
    • 文件大小:6.31mb
    • 提供者:吴超
  1. hc595

    0下载:
  2. This source code implement led module using 74HC595
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:2.7kb
    • 提供者:Quan
  1. modbus_latest.tar

    0下载:
  2. modbus的fpga实现。opencores上最新版本。使用fpga实现,可以大大提高响应速度,对其功能进行模块化。-modbus of fpga implementation. opencores the latest version. Use fpga implementation, can greatly improve the response speed, its function modularity.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-28
    • 文件大小:26.25kb
    • 提供者:刘磊
  1. vga_lcd_latest.tar

    0下载:
  2. 该OpenCores的增强VGA/ LCD 控制器核心提供了VGA 能力的嵌入式系统。它 同时支持CRT和LCD显示器 与用户可编程的分辨率 和视频定时,从而提供了 几乎所有可用的兼容性 LCD和CRT显示器。-The OpenCores Enhanced VGA/LCD Controller Core provides VGA capabilities for embedded systems. It supports both CRT and LCD
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-09
    • 文件大小:1.71mb
    • 提供者:刘磊
  1. lab4

    0下载:
  2. 如何扫描一个键盘的内容进入LED显示以及将hyperteminal的内容传入lcd显示-How to scan the contents of a keyboard to enter the LED display and the contents of incoming hyperteminal lcd display
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-27
    • 文件大小:245.63kb
    • 提供者:kailing
  1. yuv422tobt1120

    0下载:
  2. yuv422转bt1120时序,vivado工程,用tpg做信号源-yuv422 to bt1120
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-05-29
    • 文件大小:17.59mb
    • 提供者:尼大叶
  1. triangular_vhd

    0下载:
  2. This the triangular wave generation vhdl code to check the wave form in modelsim simulator-This is the triangular wave generation vhdl code to check the wave form in modelsim simulator
  3. 所属分类:VHDL-FPGA-Verilog

  1. STDL80.ZIP

    0下载:
  2. Leonardo综合器用STDL80 0.5um综合库,安装见说明,找到它真不容易。-STDL80 0.5um ASIC Library for Leonardo
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:3.45mb
    • 提供者:zhang mr
« 1 2 ... .37 .38 .39 .40 .41 5942.43 .44 .45 .46 .47 ... 33646 »
搜珍网 www.dssz.com