资源列表
dp_ram
- 双口RAM的设计,采用Verilog HDL语言编写。-Dual-port RAM design, using Verilog HDL language.
MAX1076
- MAX1076AD 转换芯片 控制器 VHDL实现-MAX1076AD conversion chip controller VHDL implementation
wave_verilog
- 小波变换两个很有用的学位论文,关于用verilog实现,很详细的文章-Transform two very useful dissertation on using verilog implementation, very detailed article
VHDLjichu
- VHDL基础学习资料,适合新手入门学习,欢迎下载-VHDL based learning materials, suitable for beginners to learn, are welcome to download
S6_VGA
- 1。源文件保存在src目录,QII的工程文件保存在Proj目录; 2。程序实现的功能是在VGA显示器上显示彩色条纹,共8种颜色, 可以使用嵌入式逻辑分析仪观测信号; 3。modelsim仿真文件在proj--simulation--modelsim中 4。具体设计参考代码。 -1. Source file in src directory, QII Proj project files in the directory 2. Program implementation
S7_PS2_LCD
- 1、ps/2键盘输入,通过led显示ascii码 2、稍等1s可以在lcd上显示输入的字符 3、其中键盘上的backspce键是用来清屏的 4、当lcd上显示满字符时,在按下按键自动清屏,从第一行显示。-1, ps/2 keyboard input, through the led display ascii code 2, wait for 1s in the input character lcd display 3, in which key on the keyboard i
synth_fft
- 用VHDL语言实现rom存储,可以选择不同的存储空间,有多种控制信号-Rom storage using VHDL language, you can choose a different storage space, there are several control signals
fskpsk
- psk信号发生器在这个实验中,需要输入一个整周期内100个采样点的值,没有利用查找表的方法实现,而是直接在程序中输入100个采样点的值。2FSK/2PSK主要包括两部分2FSK信号发生器和2PSK信号发生器。2FSK信号发生器主要有分频器,m序列产生器,跳变检测,正弦信号发生器和DAC几个部分组成。2FSK的关键是通过判断信号跳变是来改变频率的变化,2PSK的关键是通过信号的跳变来改变相位的变化。-psk信号发生器
frequency
- 基于XILINX平台设计的数字频率计,在FPGA内部设计信号源,产生100KHz方波,板上数码管用于显示被测信号频率,并显示6位有效数字,实现对TTL电平的测试,测量精度为10Hz。-: The digital frequency meter based on XILINX development terrace generates 100 KHz square waves by a supply oscillator within FPGA. The nixietubes of the boa
FAQ_DDS
- FAQ about the using of DDS
i2c
- 该压缩包包含了i2c core设计所需的详细时序说明书以及用verilog编写的core的源代码、仿真模块。-The archive contains the i2c core design specifications required for the detailed timing and preparation of the core with the verilog source code, the simulation module.
ByVHDL
- 示波器的VHDL,內為繁體中文,可能需要有支援的才能看內容,希望對大家有幫助。-Oscilloscope VHDL, in Traditional Chinese, may need support to look at the content, we want to help.
