资源列表
music_player
- 用Verilog语言在FPGA上实现了音乐播放这一功能。预先将音乐《北京欢迎你》转换保存到FPGA的ROM中,由设计的音乐播放器按时序读出数据,予以播放。-Using Verilog language in FPGA realize the function of playing music.The music of "welcome to Beijing" was transformed and saved in FPGA ROM, the data was read by music pl
pwm_key
- 用fpga ep2c8Q208实现的按键可控PWM信号发生器 (按键加了消抖模块,PWM寄存器位宽为32位)-Achieved with the fpga ep2c8Q208 PWM control signal generator key (key plus the debounce module, PWM register bit width is 32 bits)
UART0407
- ise平台模拟UART,并与PC机实现收发(+1)-ISE platform simulation UART and transceiver.
PS2-Mouse
- ps2-mouse port in fpga board
uart8bit
- 串口通信verilog ml605开发板实现代码-Ml605 development board, serial communication Verilog code
Controllable-sine-signal-generator
- 通过MATLAB的SIMULINK模型设计,实现可控正弦信号发生器,并通过DSP BUILDER中的SIGNAL COMPILER转换成QuartusII工程,并实现硬件的下载。-Through the MATLAB SIMULINK model design, realization controllable sine SIGNAL generator, and through the DSP BUILDER of SIGNAL COMPILER converted into QuartusI
UP3_CLOCK
- 在UP3开发板上已经验证过的VHDL代码。 精确到十分之一秒,具有闹钟,整点报时, 时间可重新设置等功能,在LCD1602上显示。 绝对推荐,比网上其他类似代码功能要全而且经过验证。
pwm_key
- 4路PWM脉冲产生,带按键,可以很好的实现同时控制多路电机-4 PWM pulse generator, with a button, you can achieve good control of multiple motors simultaneously
XC3S700_LCD_Test
- 红色飓风3S700AN开发板LCD测试例程-Red Hurricane 3S700AN LCD development board test code
fanzhen
- 简单使用的UART通信模块,用Verilog编写通过仿真,直接可用-Easy-to-use UART communication module, and the preparation of the adoption of Verilog simulation, directly available
dianzhen
- 需要实现点阵按列依次并且循环显示的效果,可以分析视觉上可以观察到列的变化,则列的扫描频率必定要远远小于行扫描的频率。在程序中,设置行扫描的频率等于前次实验中数码管扫描的频率,设置列扫描的频率为5HZ,即每0.2s显示亮的一列向前推进一列。在程序中,使用16进制计数作为74HC154的输入:分出5hz的频率,并用其计数,将计数值作为74HC154,则其译码产生的输出变化也为5hz,并且实现每列一次选通。由于每行对应的数码管共阳极。直接赋高电平。则可以实现所需要的功能。行扫面则是要实现先依行点亮,
Preemptive_answer
- 代码是多路抢答器,抢答精度极高,程序简单-primitive_answer
