CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .07 .08 .09 .10 .11 1312.13 .14 .15 .16 .17 ... 4323 »
  1. DE2_SD_Card_Audio

    0下载:
  2. 基于DE2的SD卡audio读写程序,可以播放音乐文件-Based on the DE2 audio SD card read and write procedures, can play music files
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-02
    • 文件大小:561.74kb
    • 提供者:站站长
  1. hdlc_latest[1].tar

    0下载:
  2. HDLC controller -HDLC controller HDLC controller
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:561.67kb
    • 提供者:jack
  1. Vending-machine

    0下载:
  2. 数字逻辑设计中自动售货机的开发源代码,开发环境为Quartus-Vending machine in Quartus
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:561.6kb
    • 提供者:陈轶博
  1. RISC_CPU

    0下载:
  2. RISC CPU IP CORE 可以用于直接的工程开发应用 有详细的说明书
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:561.4kb
    • 提供者:毋杰
  1. jiao_tong

    0下载:
  2. 编写的交通灯控制程序,包括原文件和仿真文件等,注释详细-Prepared by the traffic lights control procedures, including the original files and simulation files, detailed notes
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:561.37kb
    • 提供者:john
  1. clock

    0下载:
  2. 在QUARtusII 环境下开发 应用VHDL语言编程 编写的时钟程序-QUARtusII environment in the development and application written in VHDL language programming clock program
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:561.28kb
    • 提供者:tom
  1. DDS_FPGA

    0下载:
  2. 一个DDS信号发生器的设计 Quartus 下实现
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:561.26kb
    • 提供者:qinxiangfu
  1. 124076017.tar

    0下载:
  2. code for data comperssion
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-02
    • 文件大小:561.25kb
    • 提供者:sahil
  1. RISC_CPU

    0下载:
  2. 利用VHDL实现risc cpu,IPcode 的risc cpu-Using VHDL implementation risc cpu, IPcode the risc cpu
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:561.22kb
    • 提供者:liwei
  1. CCSDS_H1_yxiao

    1下载:
  2. CCSDS标准的LDPC编码的MATLAB仿真源码-CCSDS standard LDPC coding MATLAB simulation source
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:561.15kb
    • 提供者:DR.Y
  1. FPGA_Function_v3

    0下载:
  2. 基于cpld的多波形信号发生器。 可产生方波,三角波,正弦波,锯齿波。 可以通过一组拨码开关进行频率增加和减少。其中频率在100~1000hz不连续变化。-Based on multi-waveform signal generator cpld. Can produce a square wave, triangle wave, sine wave, sawtooth wave. Through a set of DIP switch frequency increases and d
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-16
    • 文件大小:561.1kb
    • 提供者:解雨辰
  1. simple_spi.tar

    0下载:
  2. Enhanced version of the Serial Peripheral Interface available on Motorola s MC68HC11 family of CPUs.Enhancements include a wider supported operating frequency range, 4deep read and write fifos, and programmable transfer count dependent interrupt gene
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:561.07kb
    • 提供者:eldis
« 1 2 ... .07 .08 .09 .10 .11 1312.13 .14 .15 .16 .17 ... 4323 »
搜珍网 www.dssz.com