资源列表
diyabiao
- moore状态机~~~ 用vhdl语言实现-moore state machine ~ ~ ~ using VHDL language
PRO_AMP_paper
- 放大器的VHDL文件,PROTEL2004-PROTEL2004,AMPLIFIER
超声检测数据叠加算法
- 将超声检测所得波形取正端波形,移位叠加两组数据,观察叠加后缺陷的变化
xapp199
- writing efficient testbenches
testbench
- 这是基于xilinx ise软件中pci核的仿真程序。文件包括激励程序,顶层程序。可以用于modelsim仿真-This is based on xilinx ise software pci core simulation program. Files include incentive program, the top program. It can be used to simulate modelsim
odd_divclk
- 奇数占空比50 的分频 面试的杀手锏!值得学习-Odd frequency of 50 duty cycle killer interview!
KEY4X4
- 这是4X4的矩阵键盘扫描程序,直接返回按键值-This is a 4X4 matrix keyboard scanner, return the key value directly
VSR4_3
- 甚短距离互联(Veryshort reach VSR)协议编成实现-very short distance from the Internet (Veryshort reach VSR) composition to achieve agreement
gamefive
- 高精度小数除法器设计与实现。 在FPGA开发板上实现小数除法器,输入输出信号N_in [15:0], D_in[15:0],N_in[15:0]小于D_in,即被除数小于除数,输出商Q_out[15:0]中Q[15]一定为0,Q[14:0]为商的小数部分。输入和计算结果通过VGA显示。-Precision fractional divider design and implementation. In the FPGA development board fractional divider
digital-storage-oscilloscope
- 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形-The problem to design a digital storage oscilloscope, to Xilinx, Inc. 200,000 FPGA chip as the core, supplemented by the necessary peripherals (incl
crackquartusii7.2sp3.rar
- 用于quartus7.2sp3的破解,里面有详细说明,操作方便,For the crack quartus7.2sp3, which has detailed instructions, easy to operate
fsm_cal
- 用状态机实现一个逻辑运算单元,该逻辑运算单元拥有常规的计算功能.状态机保证层次清晰,用门级电路搭建而成,可以直接综合并且流片.
