资源列表
traffic_controller
- 一款交通灯控制芯片的verilog源码,该源码通过仿真并在FPGA上运行成功,可以实现上位机操作控制交通灯的工作模式:两相模式和四相模式。上位机操作通过串口调试助手来完成。源码中与上位机的接口采用的是UART接口。-This is a verilog code for a kind of traffic light controller. The code was simulated and verificated on FPGA. When the code works on FPGA, it
DCT
- 二维dct算法的 fpga实现及验证,采用VHDL语言编写。-2D-dctThe FPGA realizing algorithm
SRC
- 流水线CPU的verilog实现,包含id,if,ex,mem等部分的源码-an implementation of Pipelined CPU in verilog
freqcntr2
- Frequency counter 2 in VHDL
shi-yan-7
- 用VHDL语言设计交通信号灯自动指挥系统的设计-Traffic signal design of automatic command system
verilog_suanfa_xiaojie
- verilog算法设计以及FPGA设计的一些注意事项-verilog algorithm design and FPGA design matters needing attention
用assign 语句描述的三态门
- 用assign 语句描述的三态门,三态双向驱动器,3-8 译码器,8-3 优先编码器等等,With the assign statement describing the three-state gate, three-state bi-directional drive, 3-8 decoder ,8-3 priority encoder, etc.
DAC0832jiekoudianlu
- 本例为DAC0832接口电路VHDL原代码
VERILOGCOMP
- 设计一个字节(8 位)比较器。 要求:比较两个字节的大小,如a[7:0]大于 b[7:0]输出高电平,否则输出低电平,改写测试 模型,使其能进行比较全面的测试 。 -design a byte (8) for comparison. Requirements : To compare the size of two bytes, as a greater than [7:0] b [7:0] output margin. Otherwise, low-level output, re
reed_eeprom
- This code read EEPROM I2C (for NIOS2).
code
- verilog语言写的简单八位处理器。有8个模块,可进行加法运算。
HDL-player
- HDL Player for Xilinx
