资源列表
FSK-Modem-Based-on-FPGA
- 基于FPGA的FSK数字调制器研究与实现.FPGA实现2FSK调制模型-Design of Full Digital FSK Modem Based on FPGA
vspi
- SPI的verilog实现,非常的全面和详细,还带有spi算法的注解!
zzx
- 这个并串转换代码是依靠同步状态机来实现其控制的。其实并串转换在实际的电路中使用还是比较多的,尤其在通信线路方面的复用和分解方面,原理上就是一个串并转换和并串转换的过程。举个简单的例子,计算机串口发送数据的过程,如果满足发送条件了,其实就是一个并串转换的过程了。好了,废话不说,看代码就是。 写完一看,一个并串转换居然搞了这么大,有点失败。但是整个代码已经通过了后仿真,而且思路还是比较清楚的,可靠性和稳定性方面也应该没有问题滴,呵呵。不过说老实话,里面有些信号是确实可以去掉的,不过后来就懒
PARALLEL-MULTIPLIER
- vhdl code for a 32 bit parallel multiplier
r232
- verilog下fpga串口,波特率115200,与PC通信-Under verilog fpga serial port, baud rate 115200, and PC communication
receive
- EAS 的接收程序接收来自发射板的RF信号
dram_cntl
- DRAM Controller verilog file
UART
- 输入时钟20M,波特率为9600,实现串口收发功能,通过修改内部分频系数可实现其它波特率的收发
RS422_UART
- RS422 串口通讯 (包括 testbench,虚拟RAM,数据收发,波特率生成,数据接收抗干扰)-RS422 UART testbench BaudGen
fsk_model
- 利用VHDL实现FSk调制,其中包括8个Vhdl文件。FSK为顶层文件-The use of VHDL implementation FSk modulation, including eight Vhdl file. FSK for the top-level files
sram
- sram vhdl code. Very helpful
spi_verilog
- verilog语言实现,SPI接口传输协议。-verilog,SPI interface transfer protocol
