CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .39 .40 .41 .42 .43 344.45 .46 .47 .48 .49 ... 4323 »
  1. FRE

    0下载:
  2. 用1602显示的等精度频率计,有多种功能的;可能测试占空比和周期的-vhdl
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-17
    • 文件大小:4.55mb
    • 提供者:dasfsaf
  1. sbmc3

    0下载:
  2. 实现3阶简单编码,可用于光通信调制技术中,光纤传感技术等-3 order to achieve a simple coding, modulation techniques can be used in optical communication, optical fiber sensing technology
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:4.54mb
    • 提供者:李嘉琪
  1. NIOSII_LED

    0下载:
  2. 在FPGA开发板上做的基于Altera公司NiosII软核处理器的流水灯试验-Done in the FPGA development board based on Altera Corporation NiosII soft-core processor running water light test
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:4.54mb
    • 提供者:赵静
  1. FPGA11_DAC

    0下载:
  2. 基于FPGA Verilog 按键调节DAC-Based on the FPGA Verilog buttons adjust the DAC
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:4.54mb
    • 提供者:宋贵来
  1. CycloneIII_EP3C40F780C8_33_FAT_Read

    0下载:
  2. cloneIII系列芯片EP3C40F780C8,NIOS II IDE,FAT_Read实验代码-SOPC,CycloneIII,EP3C40F780C8,NIOS II IDE, FAT_Read code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-17
    • 文件大小:4.54mb
    • 提供者:leiyitan
  1. nios_led

    1下载:
  2. 基于FPGA的SOPC嵌入式的流水灯的实现。-Embedded FPGA-based SOPC flow light implementation.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-17
    • 文件大小:4.54mb
    • 提供者:暗夜
  1. DDS_VHDL_xzy

    0下载:
  2. 在EDA开发软件QuartusII上利用VHDL语言实现DDS信号发生器,芯片是Altera公司的-in EDA software development QuartusII use VHDL DDS signal generator , chip companies are Altera
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:4.54mb
    • 提供者:xiaoyong
  1. soc-recourse

    0下载:
  2. 片上系统源代码这本书的配套源代码,这是一本讲解系统设计,分析代码的书-On-chip supporting system source code of the book source code, this is a book on system design, analysis of the code book
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-28
    • 文件大小:4.54mb
    • 提供者:wanlgu
  1. aaa-crall2

    0下载:
  2. UCI7701液晶驱动芯片控制程序,能够使其按照指定波形输出数据进行屏幕刷新,自带验证程序-UCI7701 LCD driver chip control procedures, to make it according to the specified waveform output data to refresh the screen, built-in validation process
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-26
    • 文件大小:4.54mb
    • 提供者:xueyuan
  1. Fisheye_Correction_v2

    0下载:
  2. 基于DE2-115的鱼眼畸变矫正verilog实现,具有拍照即存储照片功能,通过VGA输出实时的矫正后的图像-Based DE2-115 fisheye image distortion correction verilog realized that store photos with a camera function, real-time via the VGA output after correction
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:4.54mb
    • 提供者:陈谋奇
  1. NIOS_LED

    0下载:
  2. NIOsii的简单例子,用于实现流水灯,编译测试通过,使用的是cyloneii系列。-NIOsii simple example, used to implement water lights, compile test, using cyloneii series.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-17
    • 文件大小:4.54mb
    • 提供者:lizi
  1. files1

    0下载:
  2. This zip file contains vhdl code for MQencoder for jpeg2000 encoder
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-05-22
    • 文件大小:4.54mb
    • 提供者:ramu
« 1 2 ... .39 .40 .41 .42 .43 344.45 .46 .47 .48 .49 ... 4323 »
搜珍网 www.dssz.com