资源列表
Test_96_Right2
- MCU配合FPGA控制驱动96路电机,其中MCU与FPGA间用SPI通信,本文件为FPGA部分verilog源程序-MCU with FPGA control and drive motors ,where MCU communicate with FPGA using SPI
non_continues_ifft
- 非流水线数据输入方式的FFT调核实现,功仿正确,由于采用基2的方式,输出需花很长的时间,因此,前面需要加载FIFO存取中间来的数据,保证FFT处理的时间。因此,对输入数据流的时钟频率不能太高! -Non-pipelined FFT of input data transfer nuclear achieved successful imitation is correct, the way thanks to the base 2, the output need to spend a lo
CCD_Array
- Interface TCD1209DG with Altera FPGA and transfer image data to PC via USB using USB FX2 Slave FIFO mode, Only FPGA code included.
S6_VGA_change
- 程序可以在VGA显示器上以800x600分辨率显示方波示例和字母示例-Program can display in VGA resolution display with 800x600 square wave sample and sample letters
S6_VGA
- 程序实现的功能是在VGA显示器上显示彩色条纹,共8种颜色, 可以使用嵌入式逻辑分析仪观测信号;-Program implementation function is displayed on the VGA display colored stripes, a total of 8 colors, you can use the embedded logic analyzer observation signal
thesis_all
- VHDl code for USB microcontrolel
01-vga_module
- VGA接口驱动程序,用于通过VGA接口控制液晶显示器-VGA interface driver
01-vga_module
- verilog 实现vga显示这是第一个部分 共有五部分-verilog achieve vga display
FPGA
- FPGA的教程哈哈合适的房间二级覅就就诶是大姐就饿飞加深对-FPGA
cf_fft
- FFT using C and VHDL. can compute upto 1K, 2K and 4K in radix 2.
MICO8_DEMO_03_18_08.ZIP
- Lattice 超精简8位软核CPU--Mico8,开放所有源代码,包括VHDL,编译器,支持GCC编译器。可在Lattice所有FPGA和MachXO 器件上使用。本例包含示例和说明文档。对使用Lattice器件的用户或者学习CPU设计的人员有较高参考价值。,Lattice super-streamlined eight soft-core CPU- Mico8, open up all the source code, including VHDL, the compiler to supp
video_add_program
- 基于verilog语言通过SPI通信实现视频叠加系统 -Video overlay system based on Verilog through SPI
