资源列表
DIGITAL-CLOCK(WORKING-PROPERLY)
- it is the clock based on 8051
traffic-lights
- 一个简单的交通灯控制系统,没有故障处理功能-A simple control system for traffic lights, no fault processing function
Sinusoidal-Filter
- 这是一个简单的正弦波的滤波程序,干扰的信号为60hz的噪声-This is a simple sine wave filtering procedures
LCD1
- lcd code for microcontroller
FIFO
- Verilog HDL语言编写异步FIFO-Verilog HDL language, asynchronous FIFO
VHDL
- 带有CDR和曼彻斯特编解码的串行接口,代码编译仿真成功过-Control Link Serial Interface with Manchester and CDR
ddr2_sdram_latest[1].tar
- ddr2 sdram 控制器的vhdl源码,并包括了ddr2 sdram芯片的仿真模型-DDR2 sdram controller VHDL source code and ddr2 sdram simulation module
FPGA--DDS
- 文章介绍了用FPGA实现DDS的各个功能模块,实现与DDS相同的功能。-This paper introduced the method of using FPGA to instead DDS that have the same function.
msp430x41x
- 低电源电压范围为1.8 V至3.6 V 超低功耗: - 主动模式:280μA,在1 MHz,2.2伏 - 待机模式:1.1μA - 关闭模式(RAM保持):0.1μA 五省电模式 欠待机模式唤醒 超过6微秒 16位RISC架构, 125 ns指令周期时间 12位A/ D转换器具有内部 参考,采样和保持,并 AutoScan功能 16位Timer_B随着三† 或七‡ 捕捉/比较随着阴影寄存器 具有三个16位定时
A7105-Datasheet-v1.1
- 无线A7105说明书 0.0 Initial issue. 0.1 Modified specification and add section for TX power setting 0.2 Add top marking info., reflow profile, Carry tape & reel dimensi 0.3 Modify descr iption of state machine and FIFO mode Rename IRQS1/
ddr_sdr_latest[1].tar
- ddr sdram 控制器的接口,为工业标准化存储设备提供简单的接口-The DDR SDRAM Controller provides the user with a simplified interface to industry standard memory devices. Using this controller makes accesses to DDR SDRAM devices as simple as possible.
Hall-element-tachometer-circuit
- 下面以常见的玩具电机作为测速对象,用CS3020设计信号获取电路,通过电压比较器实现计数脉冲的输出,既可在单片机实验箱进行转速测量,也可直接将输出接到频率计或脉冲计数器,得到单位时间内的脉冲数,进行换算即可得电机转速。这样可少用硬件,不需编程,但仅是对霍尔传感器测速应用的验证。-Hall element tachometer circuit
