资源列表
uart
- 基于FPGA的uart控制器,波特率可选,VHDL编程,Quartusii 6.0 平台,vhdl语言编程
clr_m
- 用FPGA实现的模糊控制器 部分用VHDL编写的源程序
div16_8
- 用FPGA实现模糊控制器 部分用VHDL语言编写的源程序
datacont
- 使用vriloge硬件描述语言设计数字频率计,其对于高频测量精确,可测范围0—99999999HZ,在MAX+PLUSII中运行通过并在实验箱上运行通过达到要求
DA_FIR
- 基于分布式算法的FPGA实现的FIR滤波器源码,VHDL语言编写的,下载工程文件后可直接在QuartusII7.0上运行。
wtut_vhd
- 有关秒表的设计,很详细,包括测试文档,已经通过仿真。可供参考
wtut_ver
- verilog HDL语言编写的数字秒表,仿真已经通过,可供参考
uart_exam
- VHDL写的串口,很好用,程序非常简单,可以调试用
Digital_Filter_Design
- 数字滤波器设计实例(Matlab\\VHDL)
sinwave
- 正弦波信号发生的源码,有详细文档说明在quartus上创建工程到仿真、下载的步步操作
traffic
- 交通灯电子钟实现,能应用于实际中...
DE2_Default
- 这是一个基于DE2平台的工程,适合于初学者学习DE2开发平台的很好的工程,是用Verilog语言编写的
