资源列表
opb_vga.EDK下的用户IP核
- 一个EDK下的用户IP核,进行OPB总线到VGA的转换,EDK under a user IP core, the OPB bus to VGA conversion
ds18b20.ds18b20的Verilog程序
- ds18b20的Verilog程序,经测试验证可以使用。注意此版本为DALLS DS18B20而不是DS1820,注意加5K上拉电阻。,ds18b20 the Verilog process can be used to verify by testing. Note that this version rather than DALLS DS18B20 for DS1820, the attention of Canadian 5K pull-up resistor.
divider.8位的除法器
- 8位的除法器。用VHDL语言进行设计实现。,8-bit divider. With VHDL design languages.
ASCII-to-HEX.ASCII码转十六进制数
- labview程序:ASCII码转十六进制数,非常实用的程序,labview procedures: ASCII code to hexadecimal number, a very useful procedure
actel FPGA JTAG电路 周立功开发
- actel FPGA JTAG电路 周立功开发 ,actel JTAG
基于DAC0832的示波器显示电路(FPGA)
- 基于DAC0832的示波器显示电路(FPGA),DAC0832 on the oscilloscope display circuit (FPGA)
DE2_SD_Card_Audio.DE2上SD卡的读写代码
- DE2上SD卡的读写代码,应用环境quartus ii,DE2 on SD card to read and write code
add(FLP).32位元的浮点数加法器
- 一个32位元的浮点数加法器,可将两IEEE 754格式内的值进行相加,A 32-bit floating-point adder can be both within the IEEE 754 format to add value
FixToFloat.将16位二进制有符号纯小数转换为32位单精度浮点数
- 将16位二进制有符号纯小数转换为32位单精度浮点数。实际应用时,最好加tsu、tco约束条件,速度会快些。,There will be 16-bit binary decimal symbol is converted to pure 32-bit single precision floating point. Practical applications, it is best to increase tsu, tco constraints, the speed will be faste
用 vhdl 设计含异步清零和同步时钟使能
- 用 vhdl 设计含异步清零和同步时钟使能的十进制加法计数器。再用 vhdl 设计含异步清零和同步时钟使能的十进制加减可控计数器。 -With vhdl design with asynchronous clear and synchronous clock enable decimal up counter. Vhdl design and then synchronize with asynchronous clear and clock enable control counter
voting 表决VHDL程序设计
- 7人表决VHDL程序设计,,表决的原则是输入“1”代表同意,“0”代表不同意,当同意的人数大等于4人时电路输出为“1”,否则为“0”。 ①用VHDL语言写出完整的程序。 -7 voting VHDL programming
同有SPI接口的器件进行通信对SPI接口器件的读写控制vhdl源程序
- vhdl实现spi可以同有SPI接口的器件进行通信对SPI接口器件的读写控制vhdl源程序,fpga cpld-vhdl spi can achieve devices with a SPI interface to communicate with devices on the SPI interface to read and write vhdl source code control
