CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .72 .73 .74 .75 .76 3077.78 .79 .80 .81 .82 ... 4323 »
  1. TrafficLights

    0下载:
  2. 红绿灯控制系统,可以同时控制两个独立路口,并且红灯时间可调-the traffic light control system,can control two intersections independently, plus, the time of the red light can be altered
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-03
    • 文件大小:621.41kb
    • 提供者:朱先森
  1. cp

    0下载:
  2. 数字测频器,多信号测频,和标准频率比对 输出采样信号
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:621.44kb
    • 提供者:赵明
  1. EDA4

    0下载:
  2. 1、熟悉Quartus软件的使用及设计流程。 2、掌握利用宏模块设计方法,即使用端口和参数定义生成宏功能模块。 3、掌握正弦信号产生的原理和方法。-1, familiar with the Quartus software use and design flow. 2, using macro control module design method, which uses port and parameter definition of the macro function modu
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:621.45kb
    • 提供者:zhangyue
  1. Baseon

    0下载:
  2. 基于FPGA_DSP的1553B总线通用接口设计与实现-Based on the 1553B bus FPGA_DSP universal interface design and implementation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:621.55kb
    • 提供者:rich
  1. 6709900002a_604

    0下载:
  2. lg tv service manuals lcd
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:621.57kb
    • 提供者:ROLANDAS
  1. DDS_ad9851

    0下载:
  2. 该代码是基于FPGA的的DDS_ad9851的代码,用于产生正弦波,其中可以调节频率等波形特性-The code is the code DDS_ad9851 of FPGA-based, and used to generate a sine wave, which can adjust the frequency of the waveform characteristics
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:621.59kb
    • 提供者:飞鹰
  1. Example-b4-1

    1下载:
  2. 复杂的可编程逻辑器件硬件编程语言实例上传先进先出范例通过动手实践,熟悉Altera基本宏功能的产生和实现方法。-The example of cpld
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:621.67kb
    • 提供者:张超
  1. Experiment01

    0下载:
  2. FPGA源码,初学者使用,时序程序分析,整数乘法器-FPGA source code, for beginners to use, timing program analysis,Integer multiplier
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:621.99kb
    • 提供者:李清政
  1. Digital_clock

    0下载:
  2. 教程 基于FPGA的智能闹钟,控制NOKIA5110(Intelligent alarm clock based on FPGA, control N O K I A 5110)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-21
    • 文件大小:622kb
    • 提供者:Terence Zhao
  1. AdsSimpleDesign_3S1000_07Oct04

    0下载:
  2. LVDS de-serilization
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-02-15
    • 文件大小:622kb
    • 提供者:roc_verilog
  1. a3

    0下载:
  2. ARM7 Verilog 代码及设计文档,代码及设计-ARM7 Verilog code and design documents, code and design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:622.82kb
    • 提供者:刘志杰
  1. or1200_wb_ram_gpio_pll

    0下载:
  2. Quartus ii项目,硬件平台为SOPC2000,能实现LED的各种显示控制及按键输入。包括硬件实现的Verilog及软件实现的C实现。SOPC系统的设计在Windows的quaruts ii 8.0上实现,软件部分在Ubuntu上实现。-Quartus ii project, the hardware platform for SOPC2000, to achieve a variety of LED display control and key input. Including Ver
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:622.97kb
    • 提供者:陶宇
« 1 2 ... .72 .73 .74 .75 .76 3077.78 .79 .80 .81 .82 ... 4323 »
搜珍网 www.dssz.com

浏览历史记录

关闭