资源列表
ADS7816
- verilog ADS7816采集程序,-ADS7816 verilog
Verilog_classic-tutorial
- Verilog_经典教程,非常好的学习资料,对初学者很有用,值得好好看看Verilog语言编程-Verilog_ classic tutorial, very good learning materials, useful for beginners, it is worth a good look at
FRFT_Ozaktas
- 这是分数阶傅里叶变换FRFT的土耳其算法的FPGA实现的程序,FPGA是Xilinx的virtecx-5,这是我在做毕业设计的时候自己编写的,希望能对你有帮助!-This is the fractional Fourier transform algorithm FRFT Turkish FPGA implementation of the program, FPGA is the Xilinx virtecx-5, which is what I was doing graduate desi
VGA_ROM
- FPGA驱动VGA 显示图片的完整代码,经测试可用,ROM中已经保存有一个图片的rgb信息,大家也可以更改图片,去网上下载一个RGB提取的程序就可以了,把图片rgb信息保存在ROM里-FPGA VGA CODE
three_rs_255_n
- Its about Reed Solomon Decoder , in VHDL langauage
sdram_epm570_uart
- 基于CPLD芯片EPM570的verilog hdl串口程序-the UART verilog hdl code based on CPLD chip-- EPM570
DSB
- FPGA中实现的DSB的AM调制,带Modelsim仿真,实际测试通过:载波频率,信号频率以及调制度可调。-The FPGA implemented in the DSB AM modulation with Modelsim simulation, the actual test: the carrier frequency, and modulation signal frequency is adjustable.
Vivado-Introduction
- XILINX VIVADO开发使用工具教程-Introduction to the Vivado Design Suite
GM4854
- GM4854C 300MHz12 位I/Q 双通道DDS GM4854C 是一款 I/Q 正交型数字频率合成器,工作频率最高可达300MHz。内部集成 两路高速、高性能的12 比特DAC,输出正交的正余弦波形。芯片内部包括一个48 比特宽 的相位累加器,一个48 比特宽的频率累加器,一个14 比特宽的相位调整加法器,一个12 比特宽的幅度调整乘法器,能够提供高精度的频率合成、相位调整以及幅度调整。- GM4854C 300MHz12 位I/Q
EP1C6(1)
- 本文上传了一些关于FPGA开发板的一些知识,给出了详细的电路描述-this text gives detail message about FPGA board
clock
- 这是一个时钟的VHDL的源程序,里面包含有源程序,还有工程文件对大家很有帮助-This is a clock VHDL source code, which contains the source code, as well as engineering documents helpful to everyone
ENC28J60
- ENC28J60最全资料,提供该芯片学习的完整资料,程序以及相关文档。-ENC28J60 the most complete information, to provide complete information of the chip learning, procedures and related documentation.
