资源列表
uart_interface
- 串口接收和发送模块化,能独立调用,通用性强-Serial port receiving and sending modular, can the independent calls, strong commonality
ps2_interface
- PS2接口模块化,verilog HDL语言编写,便于调用-PS2 interface modular, verilog HDL language to write, easy to call
spi
- SPI verilog HDL语言编写的模块化代码,在EP1C12Q240C8in芯片平台,调试过。接口便于调用。-SPI verilog HDL language writing of the modular code, in EP1C12Q240C8in chip platform, a debugging. Interface easy to call.
ad7928
- ad7928的采集控制,用verilog HDL语言编写,已在测试板上测试程序。-Ad7928 collection control, use verilog HDL language, and has set up a file in the test board test procedure.
ad7938
- AD7938控制程序,用VERILOG HDL语言编写,已在平台测试。-AD7938 control procedures, the use of VERILOG HDL language, and has set up a file in the platform test.
ISE_flash
- 用ISE开发的flash控制器,适合初学者-ISE developed flash controller, suitable for beginners
使用循环进行数组排序
- 利用labview编写程序: 4、使用循环进行数组排序 要求:可以多次操作,直到点退出按钮。 5. 产生一个3×3的整数随机数数组,随机数要在0到100之间,然后找出数组的鞍点,即该位置上的元素在该行上最大,在该列上最小,也可能没有鞍点。如下图所示: 要求:加上数组元素数设置以及redo按钮重新取值计算 -Labview programming: 4, using a loop array sorting requirements: multiple operati
利用簇模拟汽车控制
- 利用labview编程: 6. 利用簇模拟汽车控制,如右图所示,控制面板可以对显示面板中的参量进行控制。油门控制转速,转速=油门*100,档位控制时速,时速=档位*40,油量随VI运行时间减少。 注意:档位为整数,油量减少速度与档位有关。 7.1 利用随机数发生器仿真一个0到5V的采样信号,每200ms采一个点,共采集50个点,采集完后一次性显示在Waveform Graph上。 7.2 在上题的基础上再增加1路电压信号采集,此路电压信号的范围为5到10V,采样间
定时采 集温度值
- 利用labview编程: 8、将7题中的X轴改为时间轴显示,要求时间轴能真实的反映采样时间。想想为什么与上题的显示结果截然不同? 9、创建头文件,向文件添加采样数据。 内容:创建一个VI,产生头文件,再使用 For 循环定时采 集温度值,并将每次采样时间及温度值以ASCII格式添加到文 件中。 注意:温度值可用随机数+80来生成。-Labview programming: 8, 7 X-axis title to the timeline timeline t
学生信息管理小系统
- 10、一个学生信息管理小系统,可以增加、修改、删除、浏览学生信息,需要将数据保存到文件中,下次可以打开继续浏览 11、使用串口通信的双人聊天程序-10, a student information management of small systems can add, modify, delete, view student information, you need to save the data to a file, you can open the next Continue 1
src
- 自己写的一个求两个32位操作数的最大公约数处理器的verilog代码,采用的是流水线结构-A seek the greatest common divisor of two 32-bit operands processor verilog code pipeline structure
demo_2012_2
- KD_CPU,8位实现基本功能的cpu,基于verilog-KD_CPU,8bit CPU with basic functions, base on verilog
