资源列表
ICARUS
- FPGA 比特币挖矿机源代码.XC6SL150主芯片-FPGA CODE
CaiDeng
- 设计一个控制电路来实现8路彩灯按照一定的次序和时间间隔闪烁。具体要求如下: 1、当控制开关为0时,灯全灭;当控制开关为1时,从第一盏开始,依次点亮,时间间隔为1秒。期间一直保持只有一盏灯亮、其他灯全灭的状态。 2、8盏灯依次亮完后,从第8盏开始依次灭,期间一直保持只有一盏灯灭、其他灯全亮的状态。 3、当8盏灯依次灭完后,8盏灯同时亮同时灭,其时间间隔为0.5秒,并重复4次。 4、只要控制开关为1,上述亮灯次序不断重复。-Designing a control
sqrt
- 用verilog实现的开2次方,已经在modelism中经过验证,其时间周期不固定。-Implementation open square with verilog.
Multi_SI
- 用verilog实现的乘法器,可以综合,经过验证。-Implementation multiplication with verilog.
add
- 用verilog实现的可综合的16位和32位加法器,经过验证了。-Implementation addition with verilog.
buffer
- 用verilog实现的buffer,经过了fpga平台验证。-Implement buffer with verilog.
GTX_AURORA_MAIN
- 将数据从板卡网口(Ethernet Mac)经过fifo发至GTX高速串行口 ISE -The data from the network interface card (Ethernet Mac) through fifo GTX sent to high-speed serial port ISE
EMAC_T_GTH
- fpga GTH ISE 数据从板卡网口输入从高速串行收发器(GTH)发出-fpga GTH ISE data input sent from the high-speed serial transceivers (GTH) from the network interface card
GTX_pcie_circle
- ise v6开发板 外部pcei连接线 用GTX收发器实现自环回收发 可以用chipscpoe查看数据-ise v6 development board outside pcei cable with GTX transceivers to achieve self-loop recycling hair can be used to view data chipscpoe
fpga_UART
- 在ISE virtex6 开发板上测试成功的串口收发程序 可用chipscope查看数据 并且包含仿真测试程序-In ISE virtex6 development board test successful serial transceiver can be used to view the data and contains chipscope simulation test program
rgb_to_ycbcr
- rgb 转 ycrcb verilog 语言-rgb to ycrcb
MATLAB
- Matlab code to perform fft
