资源列表
yt7132_clock
- 用VHDL语言编写的12/24小时时钟,利用EDA系统软件QuartusII环境下基于FPGA/CPLD的数字系统设计方法-VHDL language with the 12/24 hour clock, the use of EDA software QuartusII environment based on FPGA/CPLD design of digital system
ML605_LED
- ML605_LED 用Verilog HDL编写的LED闪烁的程序,很简单-ML605 LCD Verilog HDL prepared with flashing LED program, very simple
dds
- 已实际测试 FPGA 实现 DDS程序-FPGA DDS
Nios_II_timer
- 本源码为Nios II的开发示例,主要演示Nios II的定时中断器的应用。开发环境QuartusII。 本示例十分经典,对基于SOPC开发的FPGA初学者有很大帮助。-The source code for the Nios II development of an example, the main demonstration Nios II interrupt timing device applications. Development environment QuartusI
SlaveFIFO
- usb大全,第十八章实现slave FIFO数据传输的上位机程序源代码-usb Daquan, Chapter XVIII achieve slave FIFO data transfer PC source code
verilog
- 波形发生器,产生4种波形,能够自己手动转换,并能调节输出频率-Waveform generator to produce four kinds of waveforms that can convert your manual, and can adjust the output frequency
Dm9000aep_Protocol
- 基于DM9000AEP的网络协议,Dm9000aep_Protocol.v(DM9000AEP based network protocol,Dm9000aep_Protocol.v)
CPLD_example
- 安徽零零电子的LPLD例程-Routine electronic LPLD Anhui Page
ofdm_sch
- 实现OFDM基带传输系统的基本功能,可运行,仿真有效。-OFDM baseband transmission system to achieve the basic function, operation, simulation effective.
perjoko_ting_ting
- Simple Microprocessor built with XILINX ISE
ofdm_sch
- GPRS是通用分组无线业务(General Packet Radio Service)的简称,它突破了GSM网只能提供电路交换的思维方式,只通过增加相应的功能实体和对现有的基站系统进行部分改造来实现分组交换,这种改造的投入相对来说并不大,但得到的用户数据速率却相当可观。本实例教授大家GPRS基础知识。
ofdm
- 正交频分复用的硬件描述语言实现,atera环境
