资源列表
MFSK_VHDL
- 基于VHDL硬件描述语言,对基带信号进行4FSK调制
base-on-FPGA-cpu-
- 基于FPGA的嵌入式CPU的制作,包含了代码和测试程序,以及在UBUTNU环境下的调试工具-FPGA-based embedded CPU card, contains code and testing procedures, as well as in UBUTNU environment of debugging tools
MFSK_VHDL
- --文件名:PL_MASK --功能:基于VHDL硬件描述语言,对基带信号进行MASK调制 --说明:这里MASK中的M为4 -- File Name: PL_MASK- features: VHDL hardware descr iption language based on the base-band signal modulation MASK- Descr iption: Here MASK of M 4
digital-clock
- 一个数字钟,可以手动调节时间,精确到秒,有源程序,有仿真图-A digital clock, you can manually adjust the time, accurate to the second, a source, a simulation diagram
cymometerdesignunderFPGA
- 自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
Sequential_Multiplier
- Sequential Multiplier
angel_php
- Describe: VHDL Cookbook including many useful building blocks. Develop tools: VHDL | File size:4374KB | Downloads: 0 [TCP/IP Stack] back4.zip <ding_xinyi> upload at 2011-9-17 4:40:30 Describe: UDP java reference reliable transmission,
8.13_MFSK_VHDL
- mfsk调制方式的VHDL的实现 程序简洁 而且附有仿真波形
tnn7_code_201212141110
- 人脸检测与跟踪是一个重要而活跃的研究领域,它在视频监控、生物特征识别、视频编码等领域有着广泛的应用前景。该项目的目标是在FPGA板上实现实时系统来检测和跟踪人脸。人脸检测算法包括肤色分割和图像滤波。通过计算被检测区域的质心来确定人脸的位置。该算法的软件版本独立实现,并在matlab的静止图像上进行测试。虽然从MATLAB到Verilog的转换没有预期的那样顺利,实验结果证明了实时系统的准确性和有效性,甚至在不同的光线、面部姿态和肤色的条件下也是如此。所有硬件实现的计算都是以最小的计算量实时完成的
bch_verilog-master
- BCH code Open Source
Pan_Tompkins_ECG_v7
- fdgtr thy tyth tytutr5ry56 ty56666666666666y5yht
jianpanshuru
- 基于vhdl的键盘输入,学校的作业,已经过验证,可用-based on the keyboard input, the school operations, which have been verified available
