资源列表
FPGA_SDRAM
- UART作为RS232协议的控制接口得到了广泛的应用,将UART的功能集成在FPGA芯片中,可使整个系统更为灵活、紧凑,减小整个电路的体积,提高系统的可靠性和稳定性。提出了一种基于FPGA的UART的实现方法,具体描述了发送、接收等模块的设计,恰当使用了有限状态机,实现了FPGA片上UART的设计,给出了仿真结果。-fpga verilog uart sram
FPGA-SPI-STM32
- FPGA SPI Verilog 通讯 实现FPGA和STM32单片机通讯- FPGA SPI Verilog
1-SDRAM
- 串行接口是最简单的一种通信方式,串口通信有两种方式,一种是同步串行,如SPI接口;另一种则是异步串行,即我们所说的UART。这个项目向大家展示了如何使用FPGA来模拟UART收发器。-uart fpga verilog
EDA-FPGA-traffic
- 该设计严格按照现实中的交通灯设计,利用vhdl硬件描述语言实现,设计一个交通信号灯控制器,由一条主干道和一条支干道汇合成十字路口,在每个入口处设置红、绿、黄三色信号灯,红灯亮禁止通行,绿灯亮允许通行,黄灯亮则给行驶中的车辆有时间停在禁行线外。 2、 红、绿、黄发光二极管作信号灯,。 3、 主干道处于常允许通行的状态,支干道有车来时才允许通行。主干道亮绿灯时,支干道亮红灯;支干道亮绿灯时,主干道亮红灯。 4、 主、支干道均有车时,两者交替允许通行,主干道每次放行45秒,支干道每次放行2
img_label
- image lable by using vhdl for fpga
fm0_encode
- fm 0 encode source code by using verilog
DTCNT9999
- 9999计数器,源代码用VHDL进行书写,设计中有计数模块,动态扫描模块,动态显示模块。书写规范,易于理解。-9999 counters, source code written in VHDL are, in the design of counting module, dynamic scanning module, dynamic display module.
DW_apb_timer
- verilog实现计时器timer,可直接用于芯片开发中。-verilog achieve timer, it can be directly used for chip development.
DW_apb_wdt
- verilog实现watch dog,可直接用于芯片开发中。-erilog realization watchdog, can be directly used for chip development.
MUL
- 4位乘法器用来监测心跳到,与计数器搭配使用-this is 4 multiply to get heart beats
simple-uart
- 书写的简单串口通信,可用于FPGA,与电脑连接,测试可用。-a simple uart communication,it can be used in FPGA,it can communicate PC to the FPGA by this code.
Lab_Code_Solution
- A Basic SoC Platform
