资源列表
EDK_Program
- EDk的一些程序,可以当做示例来参考。开发环境为ISE10.0或更高版本。-EDk some of the procedures, can be used as an example to reference. The development environment for the ISE10.0 or later.
decoder
- 对于通信传输中常用的曼彻斯特编码给出了详细的Verilog程序,程序在Modelsim中调试通过。-For the transmission of commonly used Manchester coding are also given Verilog process, the process of debugging in Modelsim through.
bc7281
- bc7281能够最大限度的节约IO口控制键盘和数码管最多能控制64个按键-the bc7281 savings to maximize IO port control keyboard and digital control can control up to 64 keys
counter_mu_over
- 通过fpga实现多功能计数器,从而进行测频,测相位差,占空比-Fpga realization of multifunction counter, frequency measurement, the measured phase, duty cycle
ALTERA-advanced-part-CD-ROM
- 配套光盘提供了书中所有示例的完整工程文件、设计源文件和说明文件。 每个工程示例都包括了该工程的项目文件、源文件、报告文件和生成结果等文件,读者可以用Quartus II或相应的软件直接打开。设计源文件根据设计输入类型分为源代码或原理图等。请读者将设计源文件拷贝到计算机硬盘上,并按照书中的操作步骤自行操作练习。示例说明文件包含了示例的详细信息和操作指南。 通过对本书的学习,读者对图1所示的Altera常用开发工具都有了一定的认识,可以说本书的核心内容就是讨论Altera Quartus I
00.SW_LED_Nexys3
- 内容是关于FPGA的VHDL和verilog的程序,都是基于硬件项目的小程序-Program on the FPGA VHDL and Verilog, are based on a hardware project procedures
01.BTN_LED_Nexys3
- 内容是关于FPGA的verilog和VHDL的程序,都是基于硬件项目的小程序-Program on the FPGA VHDL and Verilog, are based on a hardware project procedures
02.7Seg_Nexys3
- 内容是基于FPGA的VHDL和verilog程序的编写,有助于初学者的学习-The content is based on the FPGA VHDL and Verilog program written to help beginners learning
sin
- 利用fpga实现低频率(100khz以下)的正弦信号发生,另外可以改频率。非常方便-The use of the fpga achieve low frequency (100khz below) sinusoidal signal, the other can change the frequency. Very convenient
dotmatrix_8x16-VHDL
- Drive a 8x16 Dotmatrix LED Display By CPLD or FPGA
sdr-sdram-controller-source-code
- altera 公司sdr sdram 控制器源码,是VHDL的,大家选择下载-The altera sdr sdram controller source, the VHDL, we choose to download
VGA_CCD531
- 本文围绕一个包含Nios II软核处理器的可编程片上系统展开数码相机的样机设计。论文首先对样机所要达到的整体功能进行了规划,接下来并行开展了软硬件设计。在硬件方面,充分利用了所使用平台提供的SD卡插槽、键盘、数码管、SRAM等各种硬件资源,并用Verilog HDL硬件描述语言设计了样机系统所需要的VGA接口控制器、CMOS图像传感器接口控制器以及VGA显示存储器;在软件方面,本文基于Nios II软核处理器用C语言实现了SD卡的驱动、FAT文件系统的移植、VGA显视器的驱动以及BMP图片文件的
