资源列表
8_Code
- AES algorithm encryption and display on FPGA spartran 2e
Encryption
- AES implementation in VHDL!! Wit LCD controls-AES implementation in VHDL!! Wit LCD controls!!
decryption
- AES decryption in VHDL!! Wit LCD controls
DE2_LCM_Ball
- Altera的DE2測試LCM用,不再只是初始設定,會有方塊圖型碰壁反彈的運動。-LCM with Altera' s DE2 test, not just the initial set into a wall will block diagram-based campaign rally.
SERIAL_CONTROLLER
- UART控制,使用三段式编写,非常规范,可以通过编译,仿真-UART transmission, the use of three-step preparation, very standard, you can compile, simulation
Wrtingtestbench
- 介绍如何写FPGA的仿真测试程序的书,很实用,容易上手-How to write FPGA simulation test program book, very practical, easy to use
erxuanyi
- 二选一电路 用if then esle 计算 -Choose one circuit with if then esle
AlteraFPGA_CPLD
- Altera FPGA_CPLD设计 高级篇[1]\Altera FPGA_CPLD设计 高级篇.pdf-Altera FPGA_CPLD design advanced part [1] \ Altera FPGA_CPLD advanced part design. Pdf
2010011022
- 在电子领域内,频率是一种最基本的参数,并与其他许多电参量的测量方案和测量结果都有着十分密切的关系。由于频率信号抗干扰能力强、易于传输,可以获得较高的测量精度。因此,频率的测量就显得尤为重要,测频方法的研究越来越受到重视。 频率计作为测量仪器的一种,常称为电子计数器,它的基本功能是测量信号的频率和周期频率计的应用范围很广,它不仅应用于一般的简单仪器测量,而且还广泛应用于教学、科研、高精度仪器测量、工业控制等其它领域。在数字电路中,数字频率计属于时序电路,它主要由具有记忆功能的触发器构成。在
VerilogHDL
- verilog设计的书籍,非常有用,需要的可以下-verilog design books, very useful
1
- vhdl 建立3-8译码器,这里面是步骤和代码-3-8 decoder vhdl established, and there are steps and code
verilog_code
- Verilog code for Traffic Light Controller, Real Time Clock
