资源列表
shopping
- 利用vhdl编写的商店的模型程序,调试通过,可以正常模拟,欢迎大家使用-Prepared by the use of VHDL procedures store model, debugging is passed, can the normal simulation, welcome to use
BPSK_Modulator
- IMPLEMENTATION OF BPSK MODULATOR IN FPGA
watch
- 一个用VHDL编程基于CPLD的EDA实验板开发可以实现顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。 (1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动停止倒计时,同时响铃。 (2) 顺计时:初始值为00.0S,通过键盘实现开始计时和结束计时功能。计时结束后,显示记录的时间。 (3) 用三个发光二极管正确显示以下状态:倒计时状态、顺计时状态
shudian
- 数字钟相关程序,能实现时间的自动跳动,还能改动时间,整点报时-Digital clock-related procedures, to achieve the automatic beating of time, but also changes in time, the whole point timekeeping
vga_ex5
- 深入浅出玩转FPGA代码 实验五 VGA模块 基于EP1C3 verilog编写-Layman Fun Experiment 5 FPGA code based EP1C3 verilog write VGA module
CPLD_stepper_motor
- 用CPLD控制简单的步进电机,有源码和仿真文件。-Simple to use CPLD stepper motor control, with source code and simulation files.
example7
- 一个十字路*通灯实例,用硬件描述语言(vhdl)编写的-Instances of traffic lights at a crossroads, with the hardware descr iption language (vhdl), prepared
lcd_test1
- 基于xilinx ISE的microblaze模块完成的流水灯程序,芯片为virtex-5-Program of water-led which is based on xilinx ISE microblaze.The cell is virtex-5.
02_shumaguan
- 基于fpga的数码管显示实验,能在数码管上显示不同的数,简单易行-a small program to diy
anjian2
- 实现LED流水灯 按键功能 暂停 点灭-Implement LED water lights Key Function Pause blinking
papo_mafer
- laboratorio de microporcesadores
FIFO_TEST
- XILINX FIFO IP核测试程序,已经通过测试,方便可用-XILINX FIFO IPcore testbench
