资源列表
duobo
- 使用dspbuilder中的宏模块设计多功能信号发生器,如正弦波,三角波,方波-Use dspbuilder macro module design multi-function signal generator, such as sine wave, triangle wave, square wave
I2C(VHDLVerilogHDL)
- 有两个,一个用VHDL编写的I2C,一个Verilog hdl语言编写的
VHDLshipincaijixitong
- 利用ALTIUM DESIGNER设计一个CMOS摄像头采集系统,在这个系统中将把MIPS处理器、IIC控制器、AD视频接口、LCD控制器、SRAM控制嵌入到FPGA内部实现图 1的功能结构。-Use of the ALTIUM DESIGNER designed a CMOS camera acquisition system, the MIPS processor, IIC controllers, the AD video interface, LCD controller, SRAM
Example-2-1
- XILINX ISE9.X设计指南 第二章-XILINX ISE9.X Design Guide Chapter
key
- Verilog初学者实验程序。已在quartus下测试成功。-Verilog beginners experimental procedures. Been in quartus under test success.
RS_255_223_ENCODER
- RS(255,223)编码器程序 从一本书上看到的,很不错的-RS(255,223) encode , very good good good
vga显示
- vga的彩条显示verilog代码
PCM
- PCM信号的码同步提取;短脉冲滤除;VHDL语言-PCM code synchronization signal extraction short pulse filter VHDL language
Freq_counter
- 本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终下载到芯片Spartan-II上取得良好测试效果。-the code on the FPGA using VHDL development of the
key
- 实现按键操作,在ISE8.2运行,芯片为xinlix的virtex4-Key operation run in ISE8.2 chip xinlix the virtex4
eda1
- 电子系统设计中的一段代码,主要实现分频功能,很有用-Electronic system design section of the code, the main function of frequency, useful
Viterbi-Compiler-User-Guide-(ver
- Altera的Viterbi译码IP软核使用说明-User guide of Viterbi decoder IP core.
