资源列表
The-design-of-multiplier
- 国防科技大学的一篇高速乘法器算法的论文,应用于FPGA-National Defense University in a high-speed multiplier algorithm paper, used in FPGA
all-add
- 全加器的原理和代码。不过原理图我也做好了,有时间在传上- thank you
counter
- 异步复位的十进制计数器-Decade counter with asynchronous reset
Digital-LED-display
- 将单片机的I/O输出接到1位7段LED数码管上,编程使该LED数码管依次显示0、1、2、3、4、5、6、7、8、9、全灭各1s,然后重复这一过程。-The microcontroller' s I/O output to a 7-segment LED digital tube, LED digital tube programming in order to make the show 0,1,2,3,4,5,6,7,8,9, all off the 1s , then repeat t
FFTVHDl
- 基于FPGA的fft实现 摘要:本系统基于Altera Cyclone II 系列FPGA嵌入高性能的嵌入式IP核(Nios)处理器软核,代替传统DSP芯片或高性能单片机,实现了基于FFT的音频信号分析。-FPGA-based realization of the fft Abstract: This system is based on Altera Cyclone II family of embedded high-performance FPGA embedded IP core
TMS dsp430 src (FMF)
- FMF model, using with standart FPGA toolset
blowfish
- Blowfish算法是一个64位分组及可变密钥长度的对称密钥分组密码算法,可用来加密64比特长度的字符串。32位处理器诞生后,Blowfish算法因其在加密速度上超越了DES而引起人们的关注。Blowfish算法具有加密速度快、紧凑、密钥长度可变、可免费使用等特点,已被广泛使用于众多加密软件。 -Blowfish is a keyed, symmetric cryptographic block cipher designed by Bruce Schneier in 1993 and pl
DE1-lab
- solution of lab 1 to lab 8 in DE1 lab exercises.
FPGA_huawei
- 华 为 FPGA设计流程指南.doc 很不错的文档,希望能对你们的FPGA研发起规范和指导性的作用-Huawei FPGA design flow guide. Doc is a good document, hoping to play on your FPGA development specifications and guidance role
FPGA
- 本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: l 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 l 形成风格良好和完整的文档。 l 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程
4
- 图像提取,用matlab做仿真,目标清晰,效果很好-Image extraction
