资源列表
erfenpin
- 二分频的实现 二分频的作用是将测相范围由0°~180°扩大到0°~360°。-Two sub-band implementation of the two is the role of sub-frequency measurement phase will range from 0 ° ~ 180 ° extended to 0 ° ~ 360 °.
zyg
- 用VHDL控制液晶显示。下面就发一个去年参加CPLD竞赛时编写的一个显示模块。当然,不具通用性,但其中的总控制台方法是原创的,我认为很好用。有空我会梳理出一个通用的流程图,以便广大网友交流学习。
jiaotongdeng
- A方向为主干道,B方向为支干道。分设红(R)、黄(Y)、绿(G)和左拐(L)四盏灯。1表示灯亮,0表示灯灭。四灯的点亮顺序为:绿灯→黄灯→左拐灯→黄灯→红灯,A方向四个时间为55秒(红)、40秒(绿)、5(黄)秒和15(左拐灯)秒;B方向的四个时间为65秒(红)、30秒(绿)、5秒(黄)和15(左拐灯)秒。时间要改变只要改变计数器的预知数即可。-A direction for the main road, B direction of branch roads. Divided red (R),
dds
- dds的verilog实现 调用dds核 已经实验验证-dds 调用dds核
csxl
- 相应加法器的测试向量(test bench)-corresponding Adder test vector (test bench )
VHDL_PWM
- vhdl prog to design a PWM signal
KEYBOARD
- 用Verilog实现的按键检测及消抖程序代码,工程中很有实用价值。-Achieved using Verilog key detection and debounce code, works great practical value.
c17_GF_multiple.rar
- 精通verilog HDL语言编程源码之3--伽罗华域乘法器设计,Proficient in language programming verilog HDL source of 3- Galois field multiplier design
vga_interface
- 以VHDL撰写的萤幕VGA控制程式,有渐层显示功能与框架建立功能。-To write VHDL VGA screen control program, there is a gradient set up in the frame display.
OFDM_MODU
- 基于verilog的16qam调制的程序,调试通过,有需要可以下载来参考,基于ISE软件-Based verilog of 16qam modulation process, debugging through, there is a need to download reference
12bitRSAencoderadecoder
- 我编写的一个12位rsa编码模块和解码模块,使用verilog模块-I wrote a 12-bit rsa encoding module and decoding module, use the verilog module
FPGAadder
- FPGA 累加器方面的几个源码,初学者学习之用-The FPGA Accumulator several source code, for beginners to learn with
