- DSP2833x_examples TI DSP28335合众达公司的例程文件
- luckynine tutorial for vb.net open with visual VB.net
- 通讯软件 Android平台源码 功能完善 应有尽有
- MappedFileStream The unit allows using the technique of projection file in Windows memory as simply as that allows a TStream. This object job as a TMemoryStream and TFileStream. For more information about the file in memory mapping
- ganran VC的一个感染代码
- xpshuwz The Java language implements search for web servers
资源列表
LCM_OK_new_8b
- 利用FPGA E2C5T144时序驱动LCM160*160模块,已经驱动点亮LCM模块并且可以使用-use FPGA E2C5T144 drive LCM 160*160 ,is useful
DFF_BDF
- 利用VHDl语言实现的DDS正弦信号的输出-dds
S6_LCD_VHDL
- LCD的vhdl语言编写的程序,实现lcd的控制-lcd
treedivf
- 三分频电路设计,采用VHDl语言完成的,希望对初学者有帮助-sanfenpin
deccount2.5
- 本程序为利用VHDL语言完成的小数倍分频电路设计程序-fenpindianlu
DDS_Timing
- 数字频率合成器DDS,具有和单片机接口的直接数字频率合成器的FPGA实现代码(Verilog)-Digital Frequency Synthesizer
FreqMeterAuto
- 能实现自动量程切换的数字频率计数器,可根据输入信号频率实现量程切换,具有7个档位,测频范围由系统时钟和FPGA实现芯片决定-Automatic Digital Frequency Meter
Xilinx-FIR
- 基于Xilinx FPGA实现的系数可装载数字滤波器源代码-Configurable Digital Filter Based on FPGA (using Verilog under Matlab 2008a)
trelisstd
- vhdl coding for testing viterbi
Study_on_Key_Technologies_of_n4-DQPSK_Modulation_a
- 本文首先研究可4一DQPsK调制解调系统中调制部分的基本原理和各个模块的设计方案,重点研究成形滤波器和直接数字频率合成器 (DireetoigitalFrequeneySynihesis,简称DDS),并针对各个关键模块算法进行matlab设计仿真,展示仿真结果。其次,研究调制解调系统解调部分的基本原理和各个模块的设计方案,重点研究差分解调,数字下变频和位同步算法,也针对其各个关键模块进行算法的Matlab设计仿真。然后用Matlab对整个系统进行理论仿真,得出结论。在此基础 上,采用超高速
parallel_flash_memory_uart_programmer
- for intel parallel flash acce-for intel parallel flash access
8051core
- 基于FPGA的8051内核,不过不是最简的,需要自己删除些元件-8051 core based on FPGA
