资源列表
UART_NEW
- 有效实现串口通信过程中的发送和接收功能,-Serial communication
32-bit-RISC
- 基于MIPS指令集的32位RISC处理器逻辑设计的论文,讲的非常详细适合初学者学习。-32-bit RISC processor logic based on MIPS instruction set design paper, speak very detailed is suitable for beginners to learn.
adder_carry_chain
- 使用verilog语言实现进位链加法器,quartus下编译,并使用modelsim进行了验证,内含carry_chain.v代码文件以及testbench文件-use verilog language,carry_chain adder
pinlvji2
- verilog语言,quartus下实现频率计,内附原理图以及详细说明。 一共6个.v模块,其中一个是top,其余都是子模块。 测量频率的原理很简单,对一定时间内待测信号的上升沿的个数进行记录即可。 单位khz,四位数码管,小数点可以处于其中任何一位,假设数码管由高到低定义成HEX3,HEX2,HEX1,HEX0,那么当hex0的小数点点亮时,表示xxxx khz,hex1的点亮时,xxx.x khz,依次类推。 为保证精度,当时xxxx khz时,最小分辨率应该是1khz,所以
jiaotongdeng
- VHDL语言实现模拟交通灯的运行,55s红,5s黄,30s绿灯切换,用led显示,同时在数码管上显示倒计时。内含详细说明以及仿真图-use VHDL language, traffic light and display time on segment-led
dianzhen1616
- 16*16点阵动态滚动显示VHDL四个字母 共有5个模块,4个子模块,top是顶层模块 1.control,产生地址信号,用来读取数据 2.data_store,64组数据,4*16,根据输入地址来输出对应的数据 3.freq,分频模块,由50M主时钟进行分频,得到系统所需的各个频率 4.display,控制点阵模块,将得到的数据进行输出-display VHDL on 16*16 dot matrix
manma
- 主要功能是实现曼彻斯特码码编码功能,内附测试程序(verilog语言编写)。-The main function is to achieve Manchester coding functions, enclosing the test program (verilog language).
Part3
- This program is developed for altera DE2 board. It consist of a real time clock with time set and reset.
Lab01
- verilog 入门练习,包括完整的Verilog实例,包括仿真的所有文件,主要是关于寄存器定义、名称映射、RS触发器定义等内容-verilog Getting exercises, including full Verilog examples, including all documents simulation, mainly on the register definition, name mapping, RS trigger definition, etc.
beep
- 基于quartusii 设计fpga蜂鸣器实验,检测蜂鸣器是否正常工作,-Based quartusii design fpga buzzer experiments, testing the buzzer is working,
AD_TLC549CP
- 控制 TLC549 芯片的 AD 转换,将相应的模拟量转化为数字量,并将数字量通过数码管显示。-Control TLC549 chip AD conversion, the corresponding analog into digital quantity, and digital quantity through the digital tube display.
DA_TLC5620
- TLV5620 Verilog程序,实现多通道DA模块控制,波形信号输出。-Verilog TLV5620 program to achieve multi-channel DA module control, waveform signal output.
