资源列表
ad_max11046
- 基于nios2系统的mx11046的初始化,采样,写命令,读数据,以及一些优化设置。-Based on mx11046 nios2 system initialization, sampling, write commands, read data, and some optimization Settings
dac8532
- 基于nios2系统的dac8532的初始化,写命令,写数据,读数据,以及一些优化操作。-Based on dac8532 nios2 system initialization, write command, write data, read data, and some optimization operation
test_temperaturelm75
- 基于nios2系统的lm75的初始化,写命令,写数据,读数据,以及一些优化操作。-Based on lm75 nios2 system initialization, write command, write data, read data, and some optimization operation
iic
- 基于nios2系统的iic的初始化,写命令,写数据,读数据,以及一些优化操作。-Based on the iic nios2 system initialization, write command, write data, read data, and some optimization operation
FPGA_Test_Cap
- 波形采集示例源码,在Quartus II 9.1 SP2环境下编译通过。-Waveform acquisition sample source code, compiled by the Quartus II 9.1 SP2 environment.
FPGA_sram_fifo
- 普通数据传输源码,采用SRAM虚拟FIFO做数据缓存。该虚拟FIFO只做外部数据上传到电脑的数据缓存。-Ordinary data transmission source, using SRAM virtual FIFO data cache. The virtual FIFO only the external data uploaded to the computer data cache.
Digital-frequency-counter
- 数字频率计数器,实现 1、被测输入信号:方波 2、测试频率范围为:10Hz~100MHz -Digital frequency counter, the measured input signal: square wave, the test frequency range: 10Hz to 100MHz
stepper-motor-Verilog-control
- 步进电机Verilog语言控制程序,简单实用-The stepper motor Verilog language control program, simple and practical
Xilinx-ise-9.x-fpga-cpld
- 《Xilinx ISE 9.X FPGA/CPLD设计指南》以FPGA/CPLD设计流程为主线,详细阐述了ISE集成开发环境的使用,并提供了多个示例进行说明。书中在介绍FPGA/CPLD概念和设计流程的基础上,依次论述了工程管理与设计输入、仿真、综合、约束、实现与布局布线、配置调试等在ISE集成环境中的实现方法和技巧。《Xilinx ISE 9.X FPGA/CPLD设计指南》结合作者多年工作经验,立足于工程实践,选用大量典型实例,并配有一定数量的练习题。随书配套光盘收录了所有实例的完整工程目录
FPGA控制的红外循迹小车
- FPGA控制的红外循迹小车八个传感器利用PWM进行控制转弯和前进后退可以自启动
120216311497
- IIC存储器的读写控制,实现AT24C02读写控制-IIC memory read and write control AT24C02 read and write control
Altera-DE2-Board-)
- Altera DE2开发板的光盘资料,有代码、文档、手册,很全哦!-Altera DE2 development board CD-ROM, code, documentation, manuals, full-Oh!
