资源列表
VHDL-Responder-Course-Design
- 开始键按下后,8个进度指示灯依次点亮,之后开始抢答。4个按键开关代表4个抢答键,由数码管显示最先按下的开关序号,表示此号码抢答成功。若在进度灯全亮之前有任意键被按下,则表示有人犯规!系统结构描述:此系统共包括4个板块,分别是输入板块、计数器板块、数码显示器板块、判断板块,各功能组合一起构成一个完整的抢答器。-Start key is pressed, 8 progress lights were lit, and then answer in the beginning. 4 key switc
CPLD_MICROSTP_DRIVER
- thid design consist of VHDL program and PCB and schetatic of 32 microstep unipolr step motor driver
S1_12864lcd
- 使用FPGA实现128x64lcd显示控制-control 128x64 lcd display by fpga
multiply_stdlogicvector
- vhdl code for multiplying two std_logic_vector
PMP
- verilog 写的microchip MCU PMP通信程序,包括读写函数-verilog microchip mcu pmp
UART_verilog
- 带波特率发生器的FPGA_UART串口通信代码,使用ISE10.1综合应用过,通过计算调整两个参数baud_frequcy,baud_limit可适用于多种波特率下的UART传输-With a baud rate generator FPGA_UART serial communication code, use ISE10.1 integrated application before, by calculating the adjusted two parameters baud_frequ
CPLD_programming
- this is a cpld programming tutorial
S1_12864lcd
- cyclone II EP2C8 对12864液晶屏的操作-cyclone II EP2C8 LCD screen on the operation of 12864
ProjNav
- 适用于FPGA的SOPC方面的元器件添加,如COMPNENT
float_fixnumber
- 将15位(1,5,9)格式的浮点数转换成18位的定点数-To 15 (1,5,9) floating-point format into 18 fixed points
Modelsim--script-usage
- modelsim是Mentor graphics公司推出的HDL代码仿真工具,也是业界最流行的HDL仿真工具之一。支持图形界面操作和脚本操作。常见的图形界面操作相对直观,但是由于重复性操作几率高、处理效率低、工程的非保存性,对于大规模的代码仿真不推荐使用;脚本操作完全可以克服以上的缺点,把常见的命令,比如库文件和RTL加载、仿真、波形显示等命令编辑成.do脚本文件,只需要让Modelsim运行.do文件即可以完成仿真,智能化程度高。本文重点介绍Modelsim常见命令的使用,以及如何使用.do
DE2_schematics
- DE2开发板的电路结构连接图说明,给出了详细的官方说明。-The circuit structure of the DE2 board connection diagram gives a detailed descr iption of the official.
