CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .69 .70 .71 .72 .73 474.75 .76 .77 .78 .79 ... 4323 »
  1. cordic_new

    0下载:
  2. Cordic with very high resolution. This program is developped by me. the maximal error is 0.04. You can use it for angle calculation.-Cordic with very high resolution. This program is developped by me. the maximal error is 0.04. You can use it for
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:1.32kb
    • 提供者:包一明
  1. fsmc

    0下载:
  2. 修改过的icore2复用模式ARM与FPGA FSMC接口 Verilog的-Modified icore2 multiplexed mode ARM and FPGA FSMC Interface Verilog s
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-14
    • 文件大小:1.32kb
    • 提供者:pzy
  1. alarm_ctr.rar

    0下载:
  2. An alarm controller in VHDL
  3. 所属分类:VHDL编程

  1. ata

    0下载:
  2. ata hard disk init in vhdl
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:1.33kb
    • 提供者:ravioza
  1. mouse_ps2

    0下载:
  2. 基于FPGA的鼠标驱动程序,该鼠标基于PS2协议,可以做成IP核,用于嵌入式当中。-FPGA-based mouse driver, the mouse protocol based on the PS2 can be made IP cores for embedded them.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:1.33kb
    • 提供者:wendy
  1. Calculator

    0下载:
  2. 4位十进制计算器,有加,减,乘,除四个功能,并有检测代码。-4bit decimal computers, there are add, subtract, multiply, divide four function, and detection code.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:1.33kb
    • 提供者:Ivy
  1. VHDL_4bit_magnde_compar_code_testbench

    0下载:
  2. this a vhdl testbench for a 4 bit magnitude comparator that comprises all the stimuli a 4 bit magnitude comparator function table.-this is a vhdl testbench for a 4 bit magnitude comparator that comprises all the stimuli a 4 bit magnitude comparator
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:1.33kb
    • 提供者:KENNETH JAJA
  1. ledarray_disp

    0下载:
  2. led 点阵显示led——rom实现,功能模块分离 就爱可根据卡加大公开吉安市贷款给经济 -led dot matrix display led -- rom realized, functional modules can be separated on the basis love Cagayan open to the public Ji'an City loans to the economy
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1.33kb
    • 提供者:york
  1. dds

    0下载:
  2. 可以完成直接频率合成器功能的VHDL代码-VHDL code which can complete the function of Direct frequency synthesizer.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-29
    • 文件大小:1.33kb
    • 提供者:王明阳
  1. min_max_finder_part3_M4

    0下载:
  2. 给定一组数据,从这一组数据中找出他们的最大值和最小值-to get the maximam and minimam of a series of numbers
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.33kb
    • 提供者:czd
  1. 2012CPLD

    0下载:
  2. CPLD处理双旋变的程序,与单旋变类似,可以参考下-CPLD with a double spin transition program, similar to the single resolver, you can refer to the following
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:1.33kb
    • 提供者:张新
  1. CRC32

    0下载:
  2. CRC-32的VHDL程序。处理位宽为32位。-32 CRC-32 VHDL program
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:1.33kb
    • 提供者:梁洋
« 1 2 ... .69 .70 .71 .72 .73 474.75 .76 .77 .78 .79 ... 4323 »
搜珍网 www.dssz.com