资源列表
txunit1
- UART发送TX控制电路设计,以波特率产生器的EnableTX将数据DATAO以LOAD信号将其送入发送缓冲器Tbuff,并令寄存器内容已载有数据而非空出的标志tmpTBufE=0。当同步波特率信号来临时监视是否处于tmpTBufE=0(内有数据)以及tmpTRegE=1(没有数据)。即处于尚未启动发送态则将Tbuff缓冲寄存器 送入传输寄存器Treg内并令tmpTRegE=0(内又送入数据),但因Tbuff已转送入缓冲寄存器TregE内,为空故令tmpTBufE=1,此tmpTBufE代表缓冲
klc_iic
- 基于I2C接口的的从机verilog代码,带子地址的发送方式,已下FPGA板子调通,大家可以借鉴。-Based on the I2C interface of the Verilog code, the tape address to send the next FPGA board tune pass, we can learn from.
ad_control
- 用verilog实现对AD7656的控制,包括AD的启停、数据的读入。-control the AD7656 to work properly
I486bus
- 基于VHDL语言开发的I486总线接口程序。实现了一个三态的总线,可保证数据的正常传输。-based on VHDL development of the I486 bus interface procedures. Implementation of a three-state bus can ensure that the normal data transmission.
1602
- 用verilog写的1602驱动 仿真已经通过,可以使用-Written in 1602 by verilog-driven simulation has been passed, you can use
iic_100k
- 用verilog HDL语言描述的i2C总线程序-a iic_100k program using a verilog HDL
adc
- fpga单片机通过AD转换读取电压值并通过数码管显示-The fpga single-chip microcomputer reads the voltage and displays it through a digital tube
tclk
- ALARM=1时蜂鸣器叫。 --第50秒时开始叫,连续叫10秒,前9秒为低音,最后1秒为高音。 --高音为500HZ,低音为250HZ。 --按住MS1(ML1灯灭)时自动加,按调分键MS2(ML2灯灭)分自动加。 --6个共阴LED数码管分别显示时/分/秒,6个LED数码管动态扫描显示。
123
- 简易波形转换器,方波 正弦波 三角波 锯齿波 和功率恒定 频率可调-Simple waveform converter, triangle wave, square wave sine wave, sawtooth wave and power adjustable constant frequency
final-project
- final project- design processor
LP-LFSR
- LPLFSR for Low power test pattern generation_V
9163C_3PI
- ILI9163C 4SPI驱动1.77TFT程序-ILI9163c 4spi drive program
