CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... .64 .65 .66 .67 .68 3369.70 .71 .72 .73 .74 ... 4323 »
  1. Digital_Phase_Measurement

    0下载:
  2. 测量相位差并用LCD显示。从信号源接入两路信号,经过AD1和AD2转换后,送入FPGA中。 在FPGA中,使用双值法整形,得到两路标准的方波,然后测出两路信号的时差Δt,以及信号的周期T, 并计算相位差(ΔΦ=Δt/T*360°)。并送入1602中显示。经测试,其测相误差小于1 。-Measured phase difference and with LCD display. Two-way access from the source signal, converted by AD1
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:4.03kb
    • 提供者:涛哥
  1. ADD_SUB

    1下载:
  2. 11,13,16位超前进位加法器的Verilog HDL源代码。-11,13,16-CLA for the Verilog HDL source code.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:4.02kb
    • 提供者:周金喜
  1. pipeline_add

    0下载:
  2. pipeline式累加器的verilog代码和testbench文件,已验证-pipeline type accumulator verilog testbench code and documents, verified
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:4.02kb
    • 提供者:adfadf
  1. XAPP217

    0下载:
  2. Gold Code Generators in Virtex Devices
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:4.02kb
    • 提供者:ryan
  1. 8.4

    0下载:
  2. 功能:基于VHDL语言,实现对ADC0809简单控制 --说明:ADC0809没有内部时钟,需外接10KHz~1290Hz的时钟信号,这里由FPGA的系 --统时钟(50MHz)经256分频得到clk1(195KHz)作为ADC0809转换工作时钟。 -: Based on the VHDL language, ADC0809 simple control- Descr iption: ADC0809 no internal clock, an external clock sign
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-19
    • 文件大小:4.02kb
    • 提供者:陈伟杰
  1. hdl

    0下载:
  2. actel单片机的软FIFO设计和串口通讯程序-actel single chip design soft FIFO and serial communication program
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:4.02kb
    • 提供者:欧阳
  1. 32bitmulti

    0下载:
  2. this one is 32 bit floaing point multipication
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:4.02kb
    • 提供者:Prabhu
  1. hbfir

    0下载:
  2. 31阶半带滤波器,源代码,调用ram实现了多路复用,目前测试了八路-31order,halfband fir ,multi-channel
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:4.02kb
    • 提供者:马乾
  1. pingpang

    0下载:
  2. 两人乒乓球游戏机是用9个发光二极管代表乒乓球台,用点亮的发光二极管按一定的方向移动来表示球的运动。在游戏机的两侧各设置一个开关,即击球开关Hit A,HitB。甲乙二人按乒乓球比赛规则来操作开关。当甲按动击球开关时,靠近甲的第一个二极管亮,然后发光二极管由甲向乙依次点亮,代表乒乓球的移动。当球过网(中点)时,乙方可以击球。若乙方提前或是没击中球则判乙方失分,甲方的计分牌自动加分。然后重新发球,比赛继续。比赛直到一方分数达到11分时,比赛结束。 -Two table tennis game w
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:4.02kb
    • 提供者:Shine
  1. bahe

    0下载:
  2. 用vhdl制作的拔河源代码,其中包含了各版块的说明-the source code of bahe
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:4.01kb
    • 提供者:luojianfeng
  1. cnt1_fenpin

    0下载:
  2. 基于vhdl的任意分频程序,可调占空比,-Based on an arbitrary dividing vhdl procedures, adjustable duty cycle,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:4.01kb
    • 提供者:刘诗男
  1. serial

    0下载:
  2. VHDL source code for Serial communication (RS232)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:4.01kb
    • 提供者:
« 1 2 ... .64 .65 .66 .67 .68 3369.70 .71 .72 .73 .74 ... 4323 »
搜珍网 www.dssz.com

浏览历史记录

关闭